找回密码
 注册
关于网站域名变更的通知
查看: 436|回复: 1
打印 上一主题 下一主题

数字PLL

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-13 11:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
3 I. g8 {% }( \5 C
数字PLL

8 ~/ ]" v# n8 L' E4 Z1 g1 |# k; \; x& L% {4 F: M: s+ _# X5 [9 g4 R
PLL的概念

9 n' Q8 }$ k6 H" F
我们所说的PLL,其实就是锁相环路,简称为锁相环。许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。锁相环路是一种反馈控制电路,简称锁相环(PLL)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。
% ]+ k" h1 J7 i/ x( V0 L. R+ ~
因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。

3 f+ H. i1 c3 {5 M7 _- D7 @% S
目前锁相环主要有模拟锁相环,数字锁相环以及有记忆能力(微机控制的)锁相环。
0 I3 ?" S# H8 `: s+ P( n- t
PLL的组成
% t& s# q* I4 g% [
锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成,锁相环组成的原理框图如图8-4-1所示。
' H, L- g8 [" j" L" l  |  x0 \2 u
锁相环中的鉴相器又称为相位比较器,它的作用是检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成uD(t)电压信号输出,该信号经低通滤波器滤波后形成压控振荡器的控制电压uC(t),对振荡器输出信号的频率实施控制。
[url=][/url]
锁相环的工作原理
设外界输入的信号电压和压控振荡器输出的信号电压分别为:
[url=][/url]
式中的ω0为压控振荡器在输入控制电压为零或为直流电压时的振荡角频率,称为电路的固有振荡角频率。则模拟乘法器的输出电压uD为:
[url=][/url]
用低通滤波器LF将上式中的和频分量滤掉,剩下的差频分量作为压控振荡器的输入控制电压uC(t)。即uC(t)为:
[url=][/url]
式中的ωi为输入信号的瞬时振荡角频率,θi(t)和θO(t)分别为输入信号和输出信号的瞬时位相,根据相量的关系可得瞬时频率和瞬时位相的关系为:
[url=][/url]
[url=][/url]
[url=][/url]
: K8 O/ u* J6 d; y4 c
数字PLL的概念

: D# ^9 z/ }7 J: r
所谓数字PLL,就是指应用于数字系统的PLL,也就是说数字PLL中的各个模块都是以数字器件来实现的,是一个数字的电路。

9 y) Y6 Q& e2 j" G7 y
数字锁相环的优点是电路最简单有效,可采用没有压控的晶振,降低了成本,提高了晶振的稳定性。但缺点是和模拟锁相环一样,一旦失去基准频率,输出频率立刻跳回振荡器本身的频率;另外还有一个缺点,就是当进行频率调整的时候,输出频率会产生抖动,频差越大,抖动会越大于密,不利于某些场合的应用。

5 o1 r) i$ T, v( U+ L2 a0 \$ L- B, }
锁相环路已在模拟和数字通讯及无线电电子学的各个领域中得到广泛应用。随着大规模、超高速的数字集成电路的发展,为数字锁相环路的研究与应用提供了广阔空间。由于晶体振荡器和数字调整技术的加盟,可以在不降低振荡器的频率稳定度的情况下,加大频率的跟踪范围,从而提高整个环路工作的稳定性与可靠性。
7 F5 R0 ^4 L( k: j$ V2 N

, I9 E) j2 J* q

, d  g* [# `9 `, K4 X6 O, y3 Y! a" [1 Z0 `  v
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-20 21:25 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表