找回密码
 注册
关于网站域名变更的通知
查看: 1771|回复: 4
打印 上一主题 下一主题

时钟电平可否改变?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-4-14 16:51 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
file://xiysdn04/ifcx/COM/07_Functional_Groups/05_CV_Component_Verification/05_Transfer/BaiWuqi/3.bmp 今天想到一个很重要的问题,盼高手解答,谢谢!+ n; u! i3 v% g+ R+ X  R9 d9 f: g6 e
我们知道手机基带芯片现在的电平幅度越来越低,很多模块用到1.8V,1.25V和1.2V的,但是外围芯片往往是3.3V power supply。同样,一些memory采用1.8V power supply,而memory controler 采用3.3V I/O voltage leve了。这样搭建外设的时候需要用到BUS Switchh或者MOS管把低电平信号拉高到3.3V高电平信号。但是请问对于时钟信号,这样做也可以吗?盼望高手解答,谢谢!

该用户从未签到

2#
发表于 2009-4-14 17:23 | 只看该作者
如果电平不符合,说明你芯片选错了,如果你选带DDR控制器的controler,那么他的这部分接口电平一定是1.8V还是2.5V的,如果你选DDR2的controler,那么接口电平一定是1.8V的。6 @4 R8 Q" ^# ^
( \! f$ O# h& a7 v+ i" r3 ^
3.3V的 I/O只可能是SDRAM。

该用户从未签到

3#
 楼主| 发表于 2009-4-15 10:26 | 只看该作者
谢谢版主回答。我的意思是如果我的芯片I/O电平为1.8或者2.5V,而外围芯片却是3.3V的,比如一些门电路。这样可以用MOS或者BUSSwitch将信号从低电平拉高到高电平,那么这种方法对CLOCK信号是不是也适用?

该用户从未签到

4#
发表于 2009-4-15 10:45 | 只看该作者
信号如果是低速的,30M以内应该没问题,不过设计吗,就是要求统一性,你能保证数据的buffer和时钟的buffer有同样的延迟,jitter,温升特性吗?9 p6 W# `# a1 {
不过100M的高速buffer也是有的,价格吗牺牲点。

该用户从未签到

5#
 楼主| 发表于 2009-4-16 10:20 | 只看该作者
4# liqiangln 4 X" u- M$ P4 T
1 q5 G3 D8 _: m( G1 \7 N
难道数据和时钟需要使用不同的buffer?我的考虑是为了使delay一致,时钟和数据都是用同一块buffer,或者至少使用同一类型的buffer.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-12 22:07 , Processed in 0.109375 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表