找回密码
 注册
查看: 867|回复: 10
打印 上一主题 下一主题

PCB布线原则

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-12-19 14:38 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
PCB布线原则

本章及随后几章将讨论静电放电引起的系统问题的硬件解决措施。为了便于对系统硬件解决进行讨论,将系统上的静电放电效应划分成以下三个部分:

1. 静电放电之前静电场的效应
2. 放电产生的电荷注入效应
3. 静电放电电流产生的场效应

尽管印刷线路板(PWB,通常也称之为PCB)的设计会对上述三种效应都产生影响,但是主要是对第三种效应产生影响。下面的讨论将针对第三条所述的问题给出设计指南。通常,源与接收电路之间的场耦合可以通过下列方式之一减小(这些通用方法也会在其它讨论场的章节中提到):

1. 在源端使用滤波器以衰减信号
2. 在接收端使用滤波器以衰减信号
3. 增加距离以减小耦合
4. 降低源和/或接收电路的天线效果以减小耦合
5. 将接收天线与发射天线垂直放置以减小耦合
6. 在接收天线与发射天线之间加屏蔽
7. 减小发射及接收天线的阻抗来减小电场耦合
8. 增加发射或接收天线之一的阻抗来减小磁场耦合
9. 采用一致的、低阻抗参考平面(如同多层PCB 板所提供的)耦合信号,使它们保持共模方式

在具体设计中,如电场或磁场占主导地位,应用方法7 和8 就可以解决。然而,静电放电一般同时产生电场和磁场,这说明方法7 将改善电场的抗扰度,但同时会使磁场的抗扰度降低。方法8 则与方法7 带来的效果相反。所以,方法7 和8并不是完善的解决方案。不管是电场还是磁场,使用方法1 ~ 6 与9 都会取得一定的效果,但PCB 设计的解决方法主要取决于方法3 ~ 6 和9 的综合使用。

下面详细阐述通过方法 3 ~ 6 和9 解决问题的六条实践法则及其原因所在。

游客,如果您要查看本帖隐藏内容请回复



该用户从未签到

4#
发表于 2020-2-15 10:45 | 只看该作者
谢谢分享,正需要了

该用户从未签到

5#
发表于 2020-12-12 18:12 | 只看该作者
111111111111111111
  • TA的每日心情
    开心
    2024-5-24 15:13
  • 签到天数: 574 天

    [LV.9]以坛为家II

    6#
    发表于 2021-11-26 15:49 | 只看该作者

    谢谢分享,学习一下
  • TA的每日心情
    擦汗
    2025-4-7 15:02
  • 签到天数: 46 天

    [LV.5]常住居民I

    8#
    发表于 2022-11-29 22:32 | 只看该作者
  • TA的每日心情
    开心
    2020-3-22 15:13
  • 签到天数: 1 天

    [LV.1]初来乍到

    9#
    发表于 2023-11-13 22:02 | 只看该作者
    谢谢分享,学习一下啊

    该用户从未签到

    10#
    发表于 2023-12-7 07:56 | 只看该作者
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-28 23:44 , Processed in 0.093750 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表