EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
9 i" V' \* p1 Y; m/ ^6 v# c
在任何高速数字电路设计中,处理噪音和电磁干扰(EMI)都是必然的挑战。处理音视讯和通讯讯号的数字讯号处理(DSP)系统特别容易遭受这些干扰,设计时应该及早厘清潜在的噪音和干扰源,并及早采取措施将这些干扰降到最小。良好的规划将减少除错阶段中的大量时间和工作反复,可节省整体设计时间和成本。
6 b5 X" ]7 d$ g 如今,最快的DSP的内部频率速率高达数GHz,而发射和接收讯号的频率高达数百MHz。这些高速开关讯号将会产生大量的噪音和干扰,将影响系统性能并产生电平很高的EMI。而DSP系统也变得更加复杂,如具有音视讯接口、LCD和无线通讯功能,以太网络和USB控制器、电源、振荡器、驱动控制以及其它各种电路,它们都将产生噪音,也都会受到相邻零组件的影响。音视讯系统中特别容易产生这些问题,因为噪音会引起微妙的性能衰减,但这几乎不会显露在离散的数据之中。
5 @7 e+ X% _' t3 a5 a% t2 \ 重点是要从设计开始就着手解决噪音和干扰问题。许多设计第一次都没有通过联邦通讯委员会(FCC)的 电磁兼容测试。如果在早期设计中,在低噪音和低干扰设计方法上花费一些时间,就会减少后续阶段的重新设计成本和产品上市时间的延迟。因此,从设计一开始,开发工程师就应该着眼于:
3 Y8 W! F1 c5 J" g1. 选用在动态负载条件下具有低开关噪音的电源; % A$ s7 g1 s4 d' z1 G' i
2. 将高速讯号线间的串扰降到最小;
' O( Z* i) B" b4 k' `( e3. 高频和低频退耦; - h: q, N: Q9 G O# C" J$ n
4. 具有最小传输线效应的优良讯号完整性; ; }6 Y+ a+ V9 |
如果实现了这些目标,开发工程师就能有效避免噪音和EMI方面的缺陷。
+ [' ~2 b! Q% G* e噪音的影响及控制
) a$ ]6 c ]- U 1 B8 f: q/ n; ~% ]# K- t- V
2 y$ L. D: d5 Z
( q9 _" K8 o$ \
0 B$ g0 P; U+ g$ z8 d: G7 S. K
6 o. h& N6 X1 y& Z) u |