TA的每日心情 | 擦汗 2020-1-14 15:59 |
---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
我用写的UART模块做发送接收数据测试中遇到的问题$ T5 {0 B4 K$ O4 E
& \5 b3 a4 {# \, s9 {& ]+ q# n
0 f0 O3 X* e2 ^$ u M通过串口调试工具 从PC发送以下数据到FPGA开发板
: f" D0 F* b8 g5 a: x% B6 x) D8 x# s( v& z- A, H4 y( t L
0123456789ABCDEFFEDCBA98765432100123456789ABCDEFFEDCBA98765432100123456789ABCDEFFEDCBA98765432100123456789ABCDEFFEDCBA98765432100123456789ABCDEFFEDCBA98765432100123456789ABCDEFFEDCBA98765432100123456789ABCDEFFEDCBA98765432100123456789ABCDEFFEDCBA9876543210# h' z6 A* i6 T4 J0 u( ~4 g& B
* R* {$ p, s, R1 Q1 A
连读自动发送多次
4 O& Z Z3 L( o8 z4 S: c( y. Q9 y) }. u' D( u" A2 G+ @
然后再从FPGA开发板回传给PC: N+ g/ j" f, z) f, K# o. Q: S
+ `1 ]4 w. S+ \& y( x& f& y发现当数据很大的时候 刚开始收的数据还和上面的一致9 C- f# C7 [( {- T/ `( | A
但到最后的时候发现有不少出现了错误
8 }9 n6 o. r, d' U0 v1 ^2 j
5 e: F# a. ~+ B: G* y请问这些错误是PC接收导致的吗
4 D: W& X; t4 ^! y$ @3 M$ M+ A9 }还是读数据导致的呢? |
|