找回密码
 注册
关于网站域名变更的通知
12
返回列表 发新帖
楼主: hispeed
打印 上一主题 下一主题

请问DDR2时钟、地址和DQS线长度的相互关系

[复制链接]

该用户从未签到

16#
发表于 2008-3-18 22:11 | 只看该作者
想超频就使它们等长(有效窗口变大),一般就不用太注意(50mil-100mil)都可以。可以通过环回时钟调试。
  • TA的每日心情
    开心
    2021-8-19 15:42
  • 签到天数: 21 天

    [LV.4]偶尔看看III

    17#
    发表于 2008-3-22 00:21 | 只看该作者
    谢谢各位高手 ̄ ̄,目前也在做ddr案子。。。

    该用户从未签到

    18#
    发表于 2008-3-23 19:47 | 只看该作者
    去啃DESIGN GUIDE去

    该用户从未签到

    19#
    发表于 2010-1-27 15:43 | 只看该作者
    讲的太好了,十分感慨

    该用户从未签到

    20#
    发表于 2011-7-28 17:22 | 只看该作者
    有谁有DESIGN GUIDE吗?上传一份看下吧  谢谢!

    该用户从未签到

    21#
    发表于 2011-7-28 17:43 | 只看该作者
    DQS参考CLK,CLK一般为差分,DQ 8位一组参考对应DQS,DQS组内等长比较宽,其他没啥,之间误差按速率可以自己算的
    - p6 H5 r8 t: @% ^. D地址要求一般会高点,全部等长,挂的ddr多了,还要仿真下拓扑,常见的两片一般T型,另外什么cke之类的也要加进去,实在不懂参考ddr的手册,上面都会写很清楚的

    该用户从未签到

    22#
    发表于 2011-8-26 16:09 | 只看该作者
    wjzter 发表于 2011-7-28 17:43
    $ k. e* I9 Q$ u7 `9 eDQS参考CLK,CLK一般为差分,DQ 8位一组参考对应DQS,DQS组内等长比较宽,其他没啥,之间误差按速率可以自己 ...
    ' P5 Q( \: G% W5 m7 E
    到处都能看到牛人留下的痕迹,这里牛人更多!!!!!!

    该用户从未签到

    23#
    发表于 2012-4-17 14:05 | 只看该作者
    牛人很多啊!受益匪浅

    该用户从未签到

    24#
    发表于 2012-4-17 16:12 | 只看该作者
    只能飘过

    该用户从未签到

    25#
    发表于 2012-4-27 17:56 | 只看该作者
    布线考量时序和SI方面就可以了。

    该用户从未签到

    26#
    发表于 2012-7-25 17:59 | 只看该作者
    有哪位高手画过DDR3的PCB,指教一下,
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-8 02:19 , Processed in 0.093750 second(s), 18 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表