找回密码
 注册
关于网站域名变更的通知
查看: 3415|回复: 17
打印 上一主题 下一主题

关于BGA打过孔的疑惑

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-9-17 14:27 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我的BGA是400多个脚的 两个焊盘中心之间的距离是26个MIL  我的上司要求我除了第一排可以引线外(我的共9排) 其他的将BGA由中心以十字划开  ,过孔分别朝左上,左下,右上,右下打.说可以对焊盘起固定作用  防止在层压的时候压断走线..但是我自己的想法是先把外三层的线能引的都引出来 ,不能引的打过孔,其它的十字划开,因为我发现如果外三层也打过孔就算不加层但是线引出来的难度很大,而且打了太多的过孔导致地槽啊  严重的连BGA的下面的参考平面会出现没有铜了,所以我想问 BGA下面的过孔该多打还是尽量避免少打,走信号线要避免少打过孔 BGA难道还要从工艺考虑  期待高手回答  谢谢

该用户从未签到

2#
发表于 2008-9-17 19:00 | 只看该作者
BGA,我也是刚刚才接触,说一点自己的新的不知道对不对7 ~, j% B4 q/ l- j( p6 \7 o
我认为,打不打过孔不是要和FPGA工程师,有很大的关系,如果他把外三层得走线都放置为,复位线,片选线以及一些低速得数字信号线,就没有必要打过孔,如果要是颇大一些,高频率得数字线和时钟线,当然希望走在内层,所以即使在在最外层也要打过孔。给我的感觉就是怎么方便怎么走,当然,大体还是要按照一个方向性,但是局部可以有小的改动,毕竟不可能400多个脚全部用完,而且电源还要加滤波,/ l, h7 o( C; l8 ^8 O
个人意见,欢迎砖头

该用户从未签到

3#
发表于 2008-9-18 09:33 | 只看该作者
可以引出来,但电源、地最好要短而粗。

该用户从未签到

4#
 楼主| 发表于 2008-9-18 16:39 | 只看该作者
原帖由 lihongfei_sky 于 2008-9-17 19:00 发表 8 a9 F5 S* m/ [% r( n' M, A
BGA,我也是刚刚才接触,说一点自己的新的不知道对不对
+ B# w9 N1 e# E& t/ x# [! N$ b7 t. _我认为,打不打过孔不是要和FPGA工程师,有很大的关系,如果他把外三层得走线都放置为,复位线,片选线以及一些低速得数字信号线,就没有必要打过孔,如果要是 ...

# y) k7 E$ ]* q6 S2 @如果我顶层放置BGA  我的第2层是完整的地,我有必要把高速时钟线和重要的信号线通过打过孔到内层吗, 不是规定过孔能少打就少打  信号线要尽量走在同一个层吗 再说了打过孔引起阻抗不连续 跨参考平面信号回流增大引起EMI   过孔打多了将影响到电源和地的完整性 破坏信号的完整性等,这么多危害啊   自己顶上 ,期待中........

该用户从未签到

5#
发表于 2008-9-18 16:47 | 只看该作者
我觉得是否via关键看你是几层板 频率是多少

该用户从未签到

6#
发表于 2008-9-18 21:13 | 只看该作者
呵呵,我的想法可能不对,但是我还是有自己的理由,假设一跳8位数据线总线,不可能条都是走线表层,其中一条要打孔,这样就会比表层走线多了两个过孔,还有就是,高速信号线在表层走线可能回去影响别的数据线,向外辐射,希望熟悉BGA的高手能,讲解一下

该用户从未签到

7#
发表于 2008-9-18 21:46 | 只看该作者
bga所有扇出都以过孔形式扇出

该用户从未签到

8#
 楼主| 发表于 2008-9-18 21:47 | 只看该作者
楼上的严重了 你说的是对的啊  我的意思是说我们在具体的应用中可以灵活应用啊 考虑整体啊孰轻孰重啊  但是我们心中要有个底  要有个准则啊  尽量要做成这样,其实很多板子也没严格按要求这么做 但是还是运行的很好啊  因为我是新手 有些东西在开始的时候不养成习惯对以后也不好  所以我才想得到高手的指点  特此非常感谢楼上的龙吟风的回帖

该用户从未签到

9#
发表于 2008-9-18 21:49 | 只看该作者
另外bga下面的铺铜的间距可以设小些,确保其穿越过孔间隙
' j* V1 z5 q: F: N$ j
' g8 u9 g, G' }8 I) [: A# x) V1 |[ 本帖最后由 yadog 于 2008-9-18 21:56 编辑 ]

该用户从未签到

10#
发表于 2008-9-18 21:54 | 只看该作者
高速信号一般都是内层走线的,全部过孔扇出至少一致性比较好
& n4 e7 S" c+ x- M- V/ S5 Q5 @7 ~  _+ p- H
至于走表层的低速线,多打几个孔也不会死人的

该用户从未签到

11#
发表于 2008-9-18 21:57 | 只看该作者
对于过孔的影响,altera有个AN你可以去下下来看看

该用户从未签到

12#
 楼主| 发表于 2008-9-18 22:16 | 只看该作者
一般BGA两个焊盘中心距离为40MIL,31MIL常见把  26MIL的我就不举例了 比如说31MIL的把,18的过孔够小了把,8或者10的安全间距也够小把 18+2*8=34  怎么铺铜啊 当然我的前提是所有的都打过孔  但是实际上并非如此 但是打过孔密集的地方还是会铺不了铜  有槽啊  如果BGA高密度有3,4百以上的话,问题就更严重了,

该用户从未签到

13#
 楼主| 发表于 2008-9-18 22:25 | 只看该作者
原帖由 yadog 于 2008-9-18 21:54 发表 / v* V- c4 C8 Z
高速信号一般都是内层走线的,全部过孔扇出至少一致性比较好
% ]% P  |5 M6 t, [/ i( i4 g4 O% E& Y8 l) r
至于走表层的低速线,多打几个孔也不会死人的

8 n8 V" d  j  \# J但是当你考虑成本的时候你就发现全部过孔比外面三层引出来要多两个层啊  成本翻倍了啊 一般公司的老板愿意吗   我并不是说高速线不走内层 但是如果我的表层走一些高速线 而我的第2层有个完整的参考平面比如地 信号质量会差很多吗 所以我才问是不是工艺要求啊

该用户从未签到

14#
发表于 2008-9-19 12:32 | 只看该作者
根据实际需要,进行打孔,我认为,孔的多少,完全是根据布线的方便来进行的。

该用户从未签到

15#
发表于 2008-9-19 12:33 | 只看该作者
原帖由 weirong 于 2008-9-18 22:16 发表
0 T! {  S( r+ s2 Z2 z, @一般BGA两个焊盘中心距离为40MIL,31MIL常见把  26MIL的我就不举例了 比如说31MIL的把,18的过孔够小了把,8或者10的安全间距也够小把 18+2*8=34  怎么铺铜啊 当然我的前提是所有的都打过孔  但是实际上并非如此 但是打 ...
2 @! |1 o% s' O
9 t: U' ^) C# z) L, [
我说的是内层铺铜,不是指的表层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-9 17:42 , Processed in 0.125000 second(s), 25 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表