|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
越来越多的I/O 引脚数和标准,以及越来越多不实用的板级原理图符号,要求有一个一致且有效的方案,来拉近板级设计和FPGA设计世界之间的距离;FPGA是完全可配置的!但是–FPGA引脚交换并未内置到库组件中
1 n/ |, p8 }2 ^" L' U交换规则是与设计相关而非器件相关
' p' f9 c& D0 b6 Y# E7 X4 |手动分配容易出错
5 b0 M& W4 G) w( J* p- GIO Designer添加了引脚交换规则来实现PCB布局引脚优化1 l4 I% Z$ [ E
新型FPGA 技术有巨大优势
0 O7 W9 G' ]7 A B. O r 板上FPGA设计需充分利用这些优势
$ L2 v( }& c6 e* c5 J 一个完善的板上FPGA方案要求:
* L) ~0 [5 i/ q; S' _ 设计流程的灵活性
( Q2 q( ? V5 r; K- n4 c# J7 P$ P 与FPGA供应商的工具可双向支持
) k4 g6 m6 M( o7 l1 [( }- ]: @ 内置器件引脚分配规则, Q- Z# t3 d& N8 e2 p4 L5 w
支持符号和原理图生成与更新* M- E6 D1 G: x* d. |* Q
基于PCB布局的I/O优化和引脚交换# w* Q# v' A- w1 \/ }
I/O Designer可带来:
# j6 r' I" ^4 V: H$ A 更高的生产率、更低成本和更高质量的PCB
- r9 v3 [9 v4 G* n7 J
" t+ G5 Z# q1 h9 Q) N, j$ T2 _# z2 Z8 i' Y* [! o: ]
|
|