找回密码
 注册
关于网站域名变更的通知
查看: 17854|回复: 166
打印 上一主题 下一主题

ddr3分享一下设计。

    [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-9-29 17:01 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
免费贡献给大家。
游客,如果您要查看本帖隐藏内容请回复
( ~; o- g& N: D2 ?* s

该用户从未签到

推荐
发表于 2014-12-5 10:04 | 只看该作者
你要看你是做什么产品的  ^/ p* w7 I% F- ]
工业级,军事级的才可能满足你3W的要求,大部分民用的消费级产品很少有满足3W的。5 ~6 D9 J  k9 H6 n  z' T
第九条要放在ddr颗粒stub前。6 n+ _( w$ _$ b# H4 M
第二条25mil太夸张了,虽然很多design guide上是要求这样,但是即使你25mil等长了,未必你的延时就真的是这样,这和你路径上的过孔,拐角,蛇形绕线都有一定的关系,所以我的建议是100mil以内。0 m- q" H3 Y8 ]/ f4 Q0 B  V% [
cmd/addr/ctrl不必那么严格,有write leveling帮忙调shift to ck,所以你控制在300mil以内就可以了。
$ @6 }+ s$ s- Dvref做屏蔽这种事,有很多公司都这么做,我是没干过,也没见有SI问题。
9 Q7 H* ]* a' Q8 x' `其他都还是可以的。4 c" K; M& |) U3 K
fly-by拓补的每个颗粒clk对应的颗粒内的DQS约束即可,不用全部等长。write leveling是个好东西。
% ^# F0 x# ~* b5 W) b7 e' Y' H) A. g, S0 k: d

该用户从未签到

推荐
发表于 2014-12-5 09:00 | 只看该作者
ggbingjie 发表于 2014-12-5 08:54* B0 g( N( a! F  J: v' K
我想问下,数据组与数据组之间有没有时序方面的要求?
1 d/ s, V2 t5 t( a4 o. n" {
没有直接的要求,通常是组内DQ-DQS
1 q% T+ E  F* J  `8 M9 C7 s4 p( Q但是由于DQS与CK有时序要求,所以间接的要求还是有的,每一根线等长是最笨但是较为有效的做法,但是未必是时序裕度最大的设计,通常芯片内部还会有bump到die的线长,那未必是等长的,何况还有封装引起的上升沿变化使得相位偏移,所以,还是用模型仿真确定需要多少。通常300mil以内就能满足基本的时序要求。) j) T4 _+ b* l2 A
! q. k  {4 a3 H5 [0 N# o) c: Z

该用户从未签到

2#
发表于 2014-9-30 15:37 | 只看该作者
下载学习,多谢分享,顶一下

该用户从未签到

3#
发表于 2014-10-11 09:53 | 只看该作者
电感 L1 在2~4层对应的部分都挖空了,能解释下作用吗?

点评

大的电感在内层挖空是比较好的  详情 回复 发表于 2016-5-27 14:41

该用户从未签到

4#
发表于 2014-10-24 11:59 | 只看该作者
同问3楼的,一直想知道电感腹部的覆铜是否要割掉?原因是什么?楼主给我们讲解一下啊,不甚感激

该用户从未签到

6#
发表于 2014-11-23 20:17 | 只看该作者
好人啊,谢谢

该用户从未签到

8#
发表于 2014-12-4 08:31 | 只看该作者
说是不要钱的为什么还要体力的
  • TA的每日心情
    开心
    2024-8-6 15:00
  • 签到天数: 765 天

    [LV.10]以坛为家III

    9#
    发表于 2014-12-4 08:42 | 只看该作者
    ls的,看帖不仔细啊  明明有baidu 盘。。

    该用户从未签到

    10#
    发表于 2014-12-4 15:00 | 只看该作者
    zhanglin880126 发表于 2014-10-24 11:59/ r/ V: J% {! h5 w
    同问3楼的,一直想知道电感腹部的覆铜是否要割掉?原因是什么?楼主给我们讲解一下啊,不甚感激
    4 ~% a4 `' J; S
    通俗点来讲,电感底部的地或者其他信号线会在电感间并上一个小的等效电容,使得有效电感值出现偏移。7 A- X8 u: }% ~% ?
    ( `! g6 k5 Q* b  D( v7 W" Q4 G
    所以建议电感下部不要走任何其他网络线,包括地。
    ; O5 D2 l* d& K
    * p1 `$ I: S3 v9 L7 @. s
    " \2 v! @: \) O5 _# A

    该用户从未签到

    11#
    发表于 2014-12-4 15:42 | 只看该作者
    cousins 发表于 2014-12-4 15:00
    1 ^1 [$ m# W  N: R  c  D通俗点来讲,电感底部的地或者其他信号线会在电感间并上一个小的等效电容,使得有效电感值出现偏移。
    0 {# o6 B+ }) E1 }9 m
    # w* l& B6 t$ ] ...
    5 ?# ?% q8 E8 p: q- h5 X0 G. H+ B1 h" P
    那这个意思是要将电感下面每一层的地都要割开吗?还是说只是临近的层?& C: C6 E9 p! {

    该用户从未签到

    12#
    发表于 2014-12-5 08:54 | 只看该作者
    cousins 发表于 2014-12-4 15:00, c& u9 G3 P3 t' n& }. \8 ?/ U
    通俗点来讲,电感底部的地或者其他信号线会在电感间并上一个小的等效电容,使得有效电感值出现偏移。1 I$ t8 d9 [3 ?/ Q6 ~

    - S( S* `# `5 ^, g* }( a; b ...
    $ W; M9 f: B" A, w- i2 \& i
    我想问下,数据组与数据组之间有没有时序方面的要求?1 e8 N: v+ ?# n6 W

    该用户从未签到

    13#
    发表于 2014-12-5 08:56 | 只看该作者
    zhanglin880126 发表于 2014-12-4 15:42! Z1 V- k* ?# V: i# h; _
    那这个意思是要将电感下面每一层的地都要割开吗?还是说只是临近的层?
    / u5 |$ n4 N! [5 d
    临近的层就够了。$ S& k! }! x9 r( [! w" G

    / v" W  @2 y) z8 D

    该用户从未签到

    15#
    发表于 2014-12-5 09:36 | 只看该作者
    本帖最后由 ggbingjie 于 2014-12-5 11:08 编辑
    # L$ F+ h: X+ r0 y' b& K
    cousins 发表于 2014-12-5 09:00& v- w( K) }( n& A
    没有直接的要求,通常是组内DQ-DQS" m$ `( g+ V+ @& [- n8 c+ v  s: w
    但是由于DQS与CK有时序要求,所以间接的要求还是有的,每一根线等长 ...

    . E$ B* N( p/ h9 v/ @2 m2 j8 _DDR3的规则- L  W( t& ?* V' d5 T
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-29 00:29 , Processed in 0.140625 second(s), 33 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表