|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
就在22号早上,我还在想着前往呢,但是到是22号下午,经理告诉我,我的PCB板一定要调试出来,25号一定要发板。$ @9 W/ d* L+ U1 [! M; A# w
于是我22号通宵达旦,23号一清早就前往公司加班,终于到了下午一点来钟,把所有的东西调通了。
* Y, n7 q7 }2 W8 ?% S; |* ?但是,从我公司前往锦江乐园,我需要一个半小时时间。。。。。。。。。。。。
9 B5 v m1 d1 }+ i
" x5 X6 f8 m/ |! w: h( l其实我是准备了好几个问题问jimmy的,可惜了这几个问题,现在在这里说一下,jimmy要是看到了,帮忙回复一下也好:
" V3 H9 u D, I9 h, P1:我的PCB板,从P0升级到P1,为了防止在改线时有不需要修改的线掉了,或者掉孔了,通常我们都会去检查layout的报告文档,但是这样非常费时费事,请问有没有什么方便的方法?2 z+ |! n( U+ m/ ^' h! S( m
, q- B) N9 q8 g6 H2 i
2:在画原理图时,通常会用到另外一个原理图里面的部分电路,这时候我们都是直接复制过来的,但是这样的话,会出现坐标对不准的现象,通常会为几个mil之间,导致线会有一个折叠,非常难看,有什么好的处理办法?
# A: W) w4 o- \: \8 k3 ~! ^- E( W8 b7 x% u
3:在进行差分走线时,有一种说法是要保持差分,这样的话,为了拉等长,通常需要大量的绕线,才能把一对差分线拉出等长出来。
" {/ J. M& z1 |1 N, e 所以我想问一下,等长与线距的变化,谁更重要?为什么?) E0 w& B) e! n) y( f+ f7 C" c
8 ]6 S3 y2 H$ M8 s7 W" h$ r% S
4:通常我们会极力避免走线时出现电源环路,而我们通常会铺地处理整个地平面。这个时候是不可避免的出现地环路,所以我想问一下,为什么地环路可以接受,而电源环路却是不能容忍的呢?
" {7 y: g5 d2 d7 `
( T" ^8 }4 w. m8 w' e5:假如我的背光电路的LED+和LED-,也按照差分线的走法,让两者靠近,这样的走法,对DCDC噪声来说,是加剧了,还是减小了?/ O4 e" D- Q7 l! m6 y; E
& R1 H& Z) s$ _$ n8 l- H& n+ Z6:对于DDR走线来说,我们通常会要求,相邻层正对着的,必须是地。而在音频走线时,我们的做法却是,仅仅需要同层包地。那么,这里有一个疑问就是,对于一根敏感线来说,究竟是相邻层平行线的伤害大,还是通常的线给以的伤害大? |
|