|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
9 I) r* f& S% q1. 怎样建立自己的元件库? \! r H3 a6 B8 ?: h/ t% d: t
建立了一个新的project后,画原理图的第一步就是先建立自己所需要的库,所采用的工具就是part developer. 首先在建立一个存放元件库的目录(如mylib),然后用写字板打开cds.lib,定义: Define mylib d:\board\mylib(目录所在路径). 这样就建立了自己的库。在concept_HDL的component->add,点击search stack,可以加入该库。9 I; f$ T9 W: q! [6 \9 e. y
3 u& R% y3 ?3 j2. 保存时Save view和Save all view 以及选择Change directory 和不选择的区别?' J* \. |6 n3 k, O( ?: u4 S1 f
建立好一个元件库时,首先要先保存,保存尽量选择 save view。在concept-HDL中,我们用鼠标左键直接点击器件后,便可以对器件的外形尺寸进行修改,这时如果你再进入part developer做一些修改后,如果选择save all view会回到原来的外形尺寸,而选save view
( I0 K8 Z$ h" \4 l& {5 S H" u会保留改动后的外形。 2 [5 x2 e4 J3 F6 g7 |) x
8 ^- x2 |9 d7 Y0 p$ A( |
3. 如何建part库,怎么改变symbol中pin脚的位置?/ C# h8 L. g7 y# K( u$ i
在project manager中tools/part developer可建立,选择库并定义part name,在symbol中add symbol,package中add package/addpin,依次输入pin:/ i8 e( R, J. S
package中:$ K* R, j% z1 n
a, Name : pin’s logical name不能重复
1 ~, L- ^" f- L' ]) o3 H5 ~5 S b, pin : pin的标号,原理图中backannotate后相应的标号
- r( O. y% e3 z c, pin type: pin脚的类型(input,output等,暂可忽略)
" V) j% Y' S( j d, active:pin的触发类型 high(高电平),low(低电平)
- x! k$ B0 A: E7 J+ O- n5 Y e, nc:填入空脚的标号9 x, b0 l5 h5 b2 i: G2 v$ ~
f, total:此类型的所有pin脚数
2 k a3 ]& W; |5 D* ` g, 以下暂略
( m! D* X$ E, j symbol中:
6 U# m1 J; \5 J a, logical name:对应package中的name
4 H: l3 e" o) ^) x' t b, type:对应package中的type$ Q0 p4 E' t; _9 `# A' r6 x" S
c, position:pin脚在器件中位置(left , right , top , bottom)
" B5 d" B/ O# J- _& @( \6 G0 y d, pintext:pin在器件中显示的name(对应package中的pin,但可重复,比如package中3 N$ }3 O+ ~2 O( r) ^( ]) _
的gnd1和gnd2都可设为gnd)
+ {! E& u; F4 I0 J e, active:对应package中的active
7 u( q9 r T; Y- h. U4 c; j& |2 ? 修改:用part developer打开要修改的器件,*选择edit/restrict changes(若不选择,则器件被保护,修改后存盘无效), 一般修改:
p% r" h3 k$ f5 D" m; T( d2 q6 C a, package中相应pin的标号和name
1 y( b& k2 D; O: E4 s b, pin的active类型
( n. Y1 ^; [2 ^7 v c, symbol中各pin脚的顺序(pin脚的顺序在第一次存盘后再次打开会被改变,对于较多5 r& ]. A- ~0 j
pin脚的器件,如232pins,修改较繁琐,故尽力保证的一次的成功率。pin脚在器件中的排列顺序是根据symbol中的定,故 s ymbol中pin脚的顺序一定要正确,若有错需修改,选中pin按ctrl键配合上下键标可移动pin脚位置。
3 p- @0 P+ C N" \) h
' ~% u1 n5 v% X$ b' N% W% F4. 画电原理图时为什么Save及打包会出错?( |( V R9 N* k+ _ T! s5 V
当保存时出错,主要原因可能是:所画的信号线可能与元件的pin脚重合,或信号线自身重合;信号线重复命名;信号线可能没有命名;在高版本中( 版本14.0以上)中,自己所创建的库不能与系统本身带有的库名字相同;建库时,封装原件的管脚个数与原件库的管脚个数不同。打包时会出错的原因则有可能是所做的封装类型与元件不匹配(如pin脚的个数,封装的类型名等。
{! O7 r d$ D, x/ _( i
6 m. q/ o3 k1 |" r5. 在电原理图中怎样修改器件属性及封装类型? V( k3 k3 t; E3 C3 h! k
在菜单Text下拉菜单中选择Attribute特性,然后点击器件,则弹出一Attribute 窗口,点击Add按钮,则可以加入name ,value,JEDEC_TYPE (封装类型) 等属性。
9 H3 r5 w3 @2 p9 _0 l0 i& n1 G% ^# D/ Q& \
6. 如何在Pad Design中定义Pad/via?及如何调用*.pad?2 {4 V, z' C+ ]
在pad design中,建立pad 时,type选single类型,应该定义下面几层的尺寸:begin layer(有时是end layer), soldermask和 pastemask 。建立Via时,type一般选through,定义drill hole 的尺寸 和所有的layer层(注意定义thermal relief和anti pad)以及soldermask。一般Pastemask和Regular一样大,soldmask比layer的尺寸大几个Mil,而thermal relief和anti pad比regular pad的尺寸大10Mil以上。, V% [( U, ^; T/ F- b7 Q' m
: \. u. e+ w( a% y2 H5 S) w7. 做封装库要注意些什么?
0 F# g$ h# C' x1 E2 ^做封装既可以在allegro中File->New->package symbol,也可以使用Wizard(自动向
0 y7 ^: y0 c7 R+ Z: E2 K+ x导)功能。在这个过程中,最关键的是确定pad与pad的距离(包括相邻和对应的pad之间),以确保后期封装过程中元器件的Pin脚能完全的无偏差的粘贴在Pad上。如果只知道Pin的尺寸,在设计pad的尺寸时应该比Pin稍大,一般width大1.2~1.5倍,length长0.45mm左右。除了pad的尺寸需特别重视外,还要添加一些层,比如SilkScreen_top和Bottom,因为在以后做光绘文件时需要(金手指可以不要),Ref Des也最好标注在Silkscreen层上,同时注意丝印层不要画在Pad上。还应标志1号pin脚的位置,有一些特殊的封装,比如金手指,还可以加上一层Via keep out,或者route keep out等等,这些都可以根据自己的要求来添加。操作上要注意的是建好封装后,一定不要忘了点击Create symbol,不然没有生成*.psm文件,在Allegro就无法调用。! `2 l* ]1 h: l. h3 @
, d2 D- c0 z" V; J& M5 R; C, C8.为什么无法Import网表?# M" ~3 H V1 Y8 T
在Allegro中File选项中选Import―――>logic,在import logic type选HDL-concept,注意在Import from栏确认是工作路径下的packaged目录,系统有可能自动默认为是physical目录。- d8 A2 {4 z: R+ g
7 U0 w. q# x* Z, g0 Q- Y* R
9.怎么在Allegro中定义自己的快捷键?' [5 ~! G L! I: @4 F+ o
在allegro下面的空白框内,紧接着command>提示符,打入alias F4(快捷键) room out(命令)。或者在cadence 安装目录/share/pcb/text里有个env文件,用写字板打开,找到Alias定义的部分,进行手动修改既可。
6 \; r# {2 J5 p. f$ f7 V3 e6 r, x+ I" X5 l. v8 R$ P9 P- u
10.怎么进行叠层定义?在布线完成之后如何改变叠层设置?
$ @ \' F0 o* x* P1 f在Allegro中,选Setup-Cross-section。如果想添加层,在Edit栏选Insert,删除为del,材料型号,绝缘层一般为FR-4,Etch层为Copper,层的类型,布线层选Conductor,铺铜层为Plane,绝缘层为Dielectric,Etch Subclass Name分别为Top,Gnd,S1,S2,Vcc,Bottom。( } m. k3 o% @) s! d* x- Y1 w
Film Type一般选择Positive,plane层选择Negative。如果布线完成之后,发现叠层设置需要改动。比如原来设置的为3,4层是plane层,现在需要改为2,5层,不能简单的通过重命名来改变,可先在2,5层处添加两层plane层,然后将原来的plane层删除。5 P' f! e3 u. R2 f; z0 p! J
W& f, F# @# |* B' `. d( n& o; }( b11.为什么在Allegro布局中元器件在列表中不显示或者显示而调不出来?
5 ~. S2 l; K! C" ? z首先确定Psmpath,padpath的路径有没有设置,如果没有设置可以在Partdevelop里设置,或者在env文件中手动添加。也有可能器件在列表中存在,但是无法调出,可检查该器件所用到的*.pad文件及封装库文件*.dra,*.psm是否存在于你的工作目录×××/physical里。另外还有一种可能就是页面太小,不够摆放器件,可以在setup-draw size中调整。4 ?" S; A$ A7 b" p+ M1 Z: F3 k
( Y* l5 |5 e& V0 k( I3 y12.为什么器件位置摆放不准确,偏移太大?
7 d- n5 d9 x% D3 V 主要是因为Grids设置的问题,可在setup-grids中将每一层的Etch及Non-etch的grids的X、Y的spacing间隔调小。对于一些对位置要求比较严格的器件,比如插槽,金手指等用于接口的元器件,则应该严格按照设计者给定的位置尺寸,在命令行里用坐标指令进行定位。如:x 1200 3000 。
: W' u6 W8 P( }. K( _8 n2 R: a+ t; t% }0 U, R2 v- v; ]# V$ |
13.怎样做一个Mechanical symbol,以及如何调用?
" H& D/ F/ o( V' l8 }Allegro中File-new,在drawing type中选择Mechanical symbol。主要是为了生成PCB板的外框模型,在这里面虽然也可以添加pad,但是没有管脚对应关系。Mechanical symbol 完成以后,生成*.dra文件。在Allgro中调用时,选择by symbol―>mechanical。注意右下角的library前面的勾打上。
& q/ b8 h& w+ D1 c( m; |+ @" t7 n. L e- j( q* P4 g( B
14.在布局后如何得到一个整理后的所有元件的库?
$ @) t8 f+ ~! o; }4 g如果嫌physical目录下各类文件过分繁冗,想删除一些无用的文件,或者只有一个*.brd文件,想获取所有的元件及pad封装库的信息,可以采用这种办法:将*.brd另存在一个新的目录下,在File->选export->libraries,点中所有选项,然后export,即可在你的新目录下生成所有的*.pad,*.psm,*.dra文件。9 }5 M& W. u* n4 M, z
+ ]* k7 {' _) U$ g, b1 h4 f
15.如何定义线与线之间距离的Rule?
a8 x; X6 J% u4 r5 | o 我们以定义CLK线与其它信号线之间的距离为例:7 {0 p' R! V" [
在Allegro中:setup->constraints,在spacing rule set中点set values。首先add一个constraint set name,比如我们取名为CLOCK_NET,然后就在下面定义具体需要遵守的规则。, ^( F) C4 x; i6 a* T) y
比如line to line 我们定义为10 mil。接着在allegro主窗口的edit菜单下选择properties,会跳出你的Control工具栏,在find by name 中选择net,在右下角点击more。在新弹出的窗口的列表中选择你所想规定的CLK线,如CK0、CK1、CK2等等,确定右边的selected objects中以选中所有的线,点Apply。又会出现一个新窗口,在左边的available properties中选择NET_SPACING_TYPE,在左边给它赋值(名字随意),比如CLK。回到setup->constraints,# n5 y+ a& H: s3 r1 w0 D3 x' \
在刚才set values的下面点击Assignment table,即可将所定义的规则赋给所选用的net。/ N' D. }8 a( H1 ^/ F) F7 s
在Specctra中,可先选中所要定义间距的信号线(select —>nets->by list),然后在rules中选selected net->clearance,在该窗口可定义一系列的布线规则,比如要定义线与线之间的间距,可在wire-wire栏定义,注意,当点Apply或者OK之后,该栏仍然显示-1(意思是无限制),只要看屏幕下方的空白栏,是否有定义过的信息提示。
[) J) a7 j% p7 v) J( L6 W. b4 j( g5 I& ?; ]+ v9 x) y
16.为什么在Allegro中画线不能走45度角?
' b) O/ v6 c% W% H在control控制栏的line lock中,可将90改为45,如果想画弧线,可以将line改为Arc。: K& B- S% S* E" S. G
8 [0 X+ \9 c7 X& o" r1 I
17.如何在CCT中定义走线最大最小距离?
* Y; S b- ] m* S. P同上面定义间距的方法类似,在选中所要定义的线之后,rules->selected net->timing,则可以在minimum length和maximum length中定义走线的最长最短长度限制,也可以用时间延迟为限制来定义。还有一种方法就是在Specctra Quest中提取某一根信号线的拓补结构作为模型,在里面定义各段导线的长度限制,然后生成rule文件,可以约束相同类型信号线的走线。
: g; z ?- d1 r( ? d( p
8 a) c; I5 R/ @5 R# W' v18.在CCT中如何进行一些保存读盘操作(颜色设置、规则保存)?
" I$ }& a% _: g0 q9 |在Specctra里,可用file->write->session来保存当前布线,用file->write->rules did files来保存规则文件,调用时均使用file->execute do file,然后打需要调用的存盘文件,如Initial.ses或rules.rul 。在color palette中使用write colormap和来load colormap来保存和读取颜色设置。
& u) P6 r. L- m
u* Z, m; B& G) i4 K5 u19.在CCT中怎么大致定义自动打孔的位置,怎么打一排过孔及定义其排列形状?
. b5 m L1 i0 R) n ZCCT中有自动打过孔的功能,在Autoroute->Pre Route->Fanout 。可以指定过孔的方向,比如想把过孔都打在Pad的内部,则可以在location中选inside。其中也可以定义一些其他限制。另外有时我们可以选择一组线进行平行走线,这时就可能同时打一排过孔,右击鼠标选择set via pattern,可选择其排列形状。在窗口的右下方也有快捷按钮可以选择。
) V+ X9 ^% d; G: y# p/ a
* q' N- V" D/ t( ^8 w20.为什么提示的最大最小距离不随走线的长度变化而改变?
+ R5 r/ M8 M9 S3 a+ M0 ?我们在定义了最长最短走线的规则之后,在布线时会有数字显示,随时告诉你如果按当前走向布线会离所定义的规则有多大的偏差。一般在规则长度以内的用绿色字体显示,超过了或长度不够会有红色字体显示,并用+/—提示偏差量。但是这个提示的偏差量并不是简单的随你走线的长度变化而变化。它是根据你的布线方向,软件自动计算按此方向走线的长度与规定长度的比较,如果变换走线方向,它也会重新计算。
2 w% x; `- ` u2 O/ g$ O# y" Z2 R, |) N* z) V
21.怎么铺设Plane层?铺好后怎么修改?& v( e. Q0 V/ X2 l' @0 o/ A
铺铜这一步骤一定要在Allegro中进行,Add->shapes->Solid Fill,同时注意在Control工具栏中Active Class选Etch,Subclass选所要铺设的Plane层,如VCC或者GND。然后即可画外框,注意离outline有20 Mil左右的间距。Done之后会进入铺铜的操作界面,选Edit->Change net(by name)给Plane层命名。在shape—>parameters确定是否使用了Anti Pad和Thermal relief,接着选Void->Auto,软件会自动检测Thermal relief,完成之后会有log汇报,如果没有任何错误既可铺设shape,shape->Fill 。如果铺好之后又有过孔的改动,需要重新铺铜,则应选Edit->shape,点在shape上,然后右击鼠标选done,这样就会自动将连接在shape上的Thermal relief删除,不能硬删铺铜的shape层,否则那些Thermal relief将遗留在Plane层上。/ D$ I E0 \2 P4 t/ Y) I5 k
1 P7 n' h- u( I1 p, O
22.怎么定义thermal-relief 中过孔与shape连线的线宽?
" L" x% @/ ^8 A在Allegro的Setup->constraints里的set standard values中可定义每一层走线的宽度,比如,可以定义VCC和GND的线宽为10 Mil。在铺铜时注意shape->parameters里一些线宽的定义是否设置成DRC Value。; N2 O, C7 \* j( @* s# y: x
) p% b" }2 W9 Z A23.如何优化布线而且不改变布线的总体形状?
( l# o% o9 J/ v布线完成之后,需要对其进行优化,一般采用系统自动优化,主要是将直角变为45度,以及线条的光滑性。Route->gloss->parameters,在出现的列表中,选Line smoothing,进行Gloss即可,但有时布线中为了保证走线距离相等,故意走成一些弯曲的线,优化时,点击Line Smoothing左边的方块,只选择convert 90’s to 45’s ,把其他的勾都去掉,这样进行优化时就不会将设计者故意弯曲的走线拉直或变形。. x- @0 I0 ?0 {' a
R# \" k. u4 v' d2 h) r% C3 s
24.如何添加泪滴形焊盘以及加了之后如何删除?
; Y2 s/ C- r- z( m4 G" N# Q在优化的parameters选项中只选择倒数第二个,Pad And T Connection Fillet ,并去掉其中的Pin选项,进行优化即可。想要删除的话,则只选Line smoothing中的dangling Lines进行优化。注意:如无特殊要求,现在我们不再进行此项优化。
7 Q& D- G( i! y+ {+ }: M
! @8 x$ x f5 U5 w/ @/ v25.布线完成之后如果需要改动封装库该如何处理?; L0 J1 f, m* W7 @. d6 C" U) t5 `
在器件摆放结束后,如果封装库有改动,可以Place->update symbols,如果是pad有变化,注意要在update symbol padstacks前打勾。布线完成之后尽量避免封装库的改动,因为如果update,连接在Pin上的连线会随Symbol一起移动,从而导致许多连线的丢失,具体解决办法有待于研究。- I+ C( G3 m$ R( w7 K: R
' a* Q6 B7 u; f' c! k. y3 I26.为什么*.brd 无法存盘?" ~# r ?- R! ~* X( H) x& P* z
遇到这种情况注意看屏幕下方的空白栏的提示,有可能是硬盘空间不够,还有一种可能是因为数据库出错,软件会自动存盘为*.SAV文件,这时可以重新进入Cadence(可能需要重起动),打开*.SAV,再另存为*.brd 。或在Dos下运行DBFix .SAV,会自动将其转换为. O0 d; \3 \% z- i* q- i
*.brd文件,然后即可调用。
# \: z) z9 ~* C% m3 Y; ~) n" c0 L+ K8 k) k* H n
27.Allegro有哪些在Dos下的数据库修正命令?% F' L3 g% d3 P5 \
有时Allegro会出现一些非法超作,导致一些数据出错,我们可以在Dos方式下,在工作目录下(即physical目录下),运行一些修正命令,如Dbcheck *.brd , 或Dbfix *.brd 。不过实际中这些命令好像效果不大。
+ j( b6 [$ \& Q# p+ s& U
8 b% c1 D2 Q3 d, n% m28.如何生成*.DML模型库?
! z2 z5 P, o1 V% |) k* D. b6 y- V 在dos模式,工作目录下,敲入brd2dml *.brd 命令,这样在该目录下会生成对应brd文件的模型库dml文件。! F- Q! S" y6 A3 b: ^" W
, r% {& b' \$ b& G
29.如何在Specctra Quest里使用IBIS模型进行仿真?: H8 f; R2 @- v# c2 f# b& c, A# f8 K
首先将IBIS模型转化为*.dml文件。在Specctra Quest SI expert中Analyze->Si/EMI SI->library,在出现的新窗口的右下角,点击translate->ibis2signoise,然后在browse里选择*.ibs文件,将其转化为*.dml文件。然后在Analyze->SI/EMI SI->model Assign中将所有的器件加载对应的模型。然后就可以用probe提取信号线进行仿真了。" C" R- O$ Y$ M1 a" k7 D
* V9 S! I' j ^) L) |30.生成Gerber file要哪些文件?如何产生?
9 H2 m6 P8 m5 r y2 O在PCB 布线完成以后,所做的最后一项工作就是产生生产厂家所需要的光绘文件,具体步骤在Allegro工具下完成。在Manufacture 菜单下点击Artwork 选项, 则出现一个artwork control form窗口。所提供的光绘文件除了包括已产生的TOP, GND, S1, S2, VCC, BOTTOM6层,还应包括silkscreen_top, silkscreen_botom, soldermask_top, soldermask_bottom, pastemask_top, pastemask_bottom, drill drawing file, 及drill hole。我们以制作Silkscreen的top层为例。
9 d$ f8 U/ [$ D6 ^" Z0 O# ^1) 在Allegro窗口中,点击color 图标,在产生的窗口中,global visibility 选择/ D Z" r. h& C* j; f5 W+ K
all invisibility, 关掉所有的显示。" G9 E6 N5 |" D. ]* [# ?/ K
2) 在group 选择Geometry. 然后选中所有的subclass(Board_Geometry , package! e& ]/ t- z4 B6 j( W* j. X9 a0 p' M
Geometry)下的silkscreen_top 。( S) c& U* f+ n' ?# r9 z
3) 同样在Group/ manufacture 中选择Autosilk_top 。 在Group/components ,subclass REF DES 中选择 silkscreen。
B2 }% @7 w3 [- F7 W4) 选择OK按钮 ,则在Allegro窗口中出现 silkscreen_top层 。
8 ~, V$ c2 S& z5 Y: F) z5) 在artwork control form 窗口,右键点击Bottom ,在下拉菜单中选择add , 则在出现的窗口中输入:silkscreen_top, 点击O.K , 则在avilibity films 中出现了新加的silkscreen_top。" b" A( H/ r8 z; M9 N
注意:在FILM opition选中Use Aperure Rotation, 在Underined line width 中填写5(或10) ,来定义还没有线宽尺寸的线的宽度。
X, C- O* D& o/ _按照上面的步骤,产生silkscreen_bottom层。soldermask_top和 soldermask_bottom 层分别在 : Gemoetry 组和 Stackup 组(选择PIN 和VIA子集);Pastemask_top 和Pastemask_bottom 分别在Stackup组(选择PIN 和VIA子集);DrillDraw 包括Group组/Board Geometry中的outline、Dimension 和Manufacturing 中的 Ncdrill_Legend。这样,按照上面的步骤,分别添加上述各层。然后在 Artwork control form 窗口中 ,点击Select All 选中所有层 , 再点击 Apertures….按钮, 出现一新的窗口EditAperture Wheels, 点击EDIT, 在新出现的窗口中点击AUTO>按钮,选择with rotation, 则自动产生一些Aperture文件。然后点击O.K。在 Artwork control form 中点击 Creatartwork , 则产生了13个art文件。 回到 Allegro 窗口, 在 Manufacture 菜单下点击NC 选项中的Drill tape 菜单 ,产生一个*.tap 文件。到此,就产生了所有的14个光绘文件。4 H+ y4 J( ?' w5 h5 R( s! }7 G
0 m l* e4 n$ [4 L) C* G2 u31.如何调看光绘文件?及如何制作Negtive的Plane层光绘文件?
/ K6 C) ~: E% U1 i( g% U新建一个空白layout文件,File->import->Artwork,然后就可以在browse中选择*.art文件,Manual中选gerber 6×00。注意不要点OK,点击Load File。在调用Soldermask 时要在display pad targets前打勾。 调用silkscreen层时,可能会发现没有器件名标志。这是因为在上面制作光绘文件时,Underined line width没有定义宽度,而在以前制作封装库时,silk_screen层时标注的Ref也没有定义宽度,则在调用时会不显示。另外如果想制作Negtive的光绘文件。在制作光绘文件时,Gnd和Vcc层的Plot mode选为Negative就行。 |
|