找回密码
 注册
关于网站域名变更的通知
查看: 2358|回复: 10
打印 上一主题 下一主题

[Cadence Sigrity] 如何用sigrity仿真一段走线对地的电容

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-4-16 11:12 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我需要仿真一段走线的对地的电容,目前我是这样做的哈:在power si里给走线的两端加了两个PORT,得到S参数,再到Broad band spice里生成SPICE模型,我想的SPICE模型得有RLGC参数吧。可是…………我没有在BBS里看到丝毫的电容参数啊~~ 我应该如何做呢?
+ q2 y. O% b8 d

该用户从未签到

2#
 楼主| 发表于 2014-4-16 15:44 | 只看该作者
若是我直接根据C=ε0εr*W*L/D 来计算,这个值准确么?

该用户从未签到

3#
发表于 2014-4-18 08:14 | 只看该作者
broadband spice所生成网表不但有RLC,还有EFGH这些受控源的哦

该用户从未签到

4#
 楼主| 发表于 2014-4-21 09:55 | 只看该作者
eeicciee 发表于 2014-4-18 08:14
/ {6 ~. T" y0 m, _- v$ w4 h: |, Sbroadband spice所生成网表不但有RLC,还有EFGH这些受控源的哦
! `* m2 M) e3 _! T, v% `
hi,eeicciee~ 在BBS中,具体在哪里看到了RLC参数的?网标文件在哪里呢?

该用户从未签到

5#
发表于 2014-4-21 12:42 | 只看该作者
提取之后,去你所在文件下寻找。

该用户从未签到

6#
 楼主| 发表于 2014-4-30 10:39 | 只看该作者
eeicciee 发表于 2014-4-21 12:42
/ A; b% y6 F+ r提取之后,去你所在文件下寻找。

  v0 p; }0 K2 ?6 f5 y是不是这样做的:
0 ^3 c3 f/ k0 r先在power si里面对一段走线的两端分别建立一个PORT,PORT正端接走线,负段接地。  d6 `) [3 F0 c, M2 q
然后提取S参数,再Generate SPICE BY BBS?4 i$ o" n! J( N0 s1 x, Z1 @5 i
那具体生成的文件是什么后缀呢?+ F+ S2 L, e* ^7 Y% p7 a
我在文件夹下的文件打开也没有看到与电容电感寄生参数相关的内容啊

该用户从未签到

7#
发表于 2014-4-30 12:34 | 只看该作者
那具体生成的文件是什么后缀呢?答:应该是以*.sp为后缀的文件。

该用户从未签到

8#
发表于 2014-4-30 12:43 | 只看该作者
xhyzjiji 发表于 2014-4-30 10:39! V2 y& `# b& X, \
是不是这样做的:
; X! J% V; ]7 ~9 A; I; K$ I先在power si里面对一段走线的两端分别建立一个PORT,PORT正端接走线,负段接地。
1 }' v  C, P' O. s9 G然 ...
6 E: M+ h4 G; T( Y0 r9 h2 ~9 V8 x5 ]
不好意思,表达有误。spice模型请看第三个文件。*.txt

2014-04-30_124303.png (11.01 KB, 下载次数: 6)

2014-04-30_124303.png

该用户从未签到

9#
 楼主| 发表于 2014-4-30 14:05 | 只看该作者
eeicciee 发表于 2014-4-30 12:43, D( N  E& R9 x. T. b
不好意思,表达有误。spice模型请看第三个文件。*.txt
8 I) ~8 l+ G& A$ k9 |
嗨,谢谢你~~~% [7 P: f1 P9 K+ J- K& l
这个文件我看过,里面的数据如下:# U0 i/ @3 p! i% B7 z: V
(这只是前面一段,看不出来哪有整段走线的电容啊)
" x4 b9 y5 I( l0 U+ U2 _- j* !Copied from E:\SI_Sigrity_Project\cp9971_si_project\cp9971_si_14.4.15.audio\pcb\CP9971_MAINFPC_P0_140415b_162_043014_103734_BBS.bnp
5 t5 T; K8 C* `- z*Generated from: E:\SI_Sigrity_Project\cp9971_si_project\cp9971_si_14.4.15.audio\pcb\CP9971_MAINFPC_P0_140415b_162.spd: ]& Z9 Q' g- B' D
*
' |) w( ~/ s" D% \# F" i' N- @*Port1::AUD_SPKR+
% N* k6 f0 d& g5 x! D5 p2 z" C*Port2::AUD_SPKR+3 J5 @! s2 f+ a' Y
*1 n" h6 T! e- M5 A* F% s$ S! D
*PSI Engine8 K; k4 E% ?( M2 C& s: c8 R  d
*User Comments:$ F0 ?& |  R5 B6 l2 I# _
*    ! @0 [) w6 T/ x! C3 b5 j; v
*. C" }: a; \4 u) P
* This is the subcircuit netlist generated by Sigrity Broadband SPICE v12.0.7.11261 % B  N' x" p/ ?/ x9 |
* Port Number: 2.  
! ?3 ]" f6 C  S1 e$ n; |" s8 z# k* SPICE compatible Enhanced [Passivity Mode] , k" f; j; u% X, f9 a
.subckt test.10.46 n1  n2  ref
! M! q5 S. b4 d/ V) nVd1        n1   n1_p   0
+ h) F" D0 U" v8 c& j1 ORp1        n1_p   ref   50.0000004 @) R% r5 U) z$ u
Gd1_1        ref   n1_p   n1   ref   -1.5526338391507986e-003
# G' h: a" h/ n8 P/ k2 M9 uFd1_1        ref   n1_p   Vd1   -7.7631691957539939e-002
+ g4 u7 |& s% K1 t8 F/ K0 oGd1_2        ref   n1_p   n2   ref   2.9791871029376525e-005$ M/ m! T6 y, ^; j; X' ~
Fd1_2        ref   n1_p   Vd2   1.4895935514688263e-003
- X' [5 a+ g5 g5 D3 |$ pGc1_1        ref   n1_p   nn1   ref   -7.0167996185895288e+006
3 j, D9 g# ~/ _# W) q, CGc1_2        ref   n1_p   nn2   ref   -2.9528287367807772e+007
/ ]6 F9 F/ D" N5 iGc1_3        ref   n1_p   nn3   ref   -7.5068221710780291e+006
) e+ j' |  U8 {! K. JGc1_4        ref   n1_p   nn4   ref   -1.1733096005592305e+007/ ?/ P( Z% _# r$ a8 U
Gc1_5        ref   n1_p   nn5   ref   -3.8935502649367428e+0065 i4 q; B+ L9 m7 C# ~
Gc1_6        ref   n1_p   nn6   ref   -2.0608931553287104e+0070 L, U7 n$ D3 g  ^+ w
Gc1_7        ref   n1_p   nn7   ref   -1.0537089834634482e+004+ W, D9 F. t  t
Gc1_8        ref   n1_p   nn8   ref   -6.6251345970317809e+004
* e2 D/ P; m: C; ]- @2 N" bGc1_9        ref   n1_p   nn9   ref   1.4170913394544428e+0072 c# l+ K$ A: w- H; y7 T. U
Gc1_10        ref   n1_p   nn10   ref   -2.8219050001985107e+0077 T4 S9 c% r  |" ^/ j5 k
Gc1_11        ref   n1_p   nn11   ref   -2.9445183990838646e+005
. S- Z5 b0 Z& w: [8 x( _8 _$ G( s% BGc1_12        ref   n1_p   nn12   ref   -7.2519684501970245e+005
) Z0 Q) K% O2 y) z7 fGc1_13        ref   n1_p   nn13   ref   6.5099075118494546e+006
7 g" x' F( {& `) R( \/ n; A5 YGc1_14        ref   n1_p   nn14   ref   -8.9887754664589949e+006, J8 ]% A" Q2 N+ u6 @
Gc1_15        ref   n1_p   nn15   ref   -2.2785143983630041e+005
5 k+ F5 i: {/ A2 GGc1_16        ref   n1_p   nn16   ref   -5.4654510699426639e+005
; H1 d/ E& x& t0 ?% Q( x' e% {Gc1_17        ref   n1_p   nn17   ref   4.4057848863622671e+0088 l, a3 T6 `2 o( l) R& z6 A  }; e
Gc1_18        ref   n1_p   nn18   ref   -1.0318634962866418e+009
2 d) E, W2 R6 n$ zGc1_19        ref   n1_p   nn19   ref   -6.5855685624025925e+005" o( S: m" T* S$ ]3 `# G
Gc1_20        ref   n1_p   nn20   ref   2.7669230161192571e+005  G1 o% G# a% c( F4 g+ C
Gc1_21        ref   n1_p   nn21   ref   -2.5408146111558267e+0050 U$ e" ?. B! `" k3 B! }3 `
Gc1_22        ref   n1_p   nn22   ref   4.0151115133038394e+007
3 J& l. D7 n- Q+ {# |3 N6 I$ M: z0 ]Gc1_23        ref   n1_p   nn23   ref   -1.2067688351754264e+006- `$ J( F" o, ^7 y
Gc1_24        ref   n1_p   nn24   ref   -7.7877045390690339e+005
8 D6 n2 f5 I* i% F$ J) [9 n6 u: kGc1_25        ref   n1_p   nn25   ref   6.6649723659316252e+005
: T4 Q! k; ]9 ]) ]# p$ u" b) ?Gc1_26        ref   n1_p   nn26   ref   3.1897971427524555e+006! t, Q/ c) Q& }' ?" J+ O  s# l
Gc1_27        ref   n1_p   nn27   ref   6.6999457770432276e+0056 Y# s0 {1 ~1 ^9 C
Gc1_28        ref   n1_p   nn28   ref   -2.7925787955981130e+006
9 p5 H) z2 b+ L8 l7 tGc1_29        ref   n1_p   nn29   ref   8.4298137422327258e+004
. J6 p4 C, }6 ~" Q1 h2 l, R* pGc1_30        ref   n1_p   nn30   ref   -1.5789683641775278e+004: X) f, G7 _  B' X- K1 V
Gc1_31        ref   n1_p   nn31   ref   1.4218314844661325e+006
9 `2 p5 K8 w# kGc1_32        ref   n1_p   nn32   ref   -3.4804930879590041e+0062 `5 ]' H8 U$ D) Q' g7 }
Gc1_33        ref   n1_p   nn33   ref   -3.3145419462349982e+005
: F$ L/ y' D- Z% [  @9 j( J7 [Gc1_34        ref   n1_p   nn34   ref   3.7739068009886023e+005; p' R1 ~8 R% t8 {0 ^
Gc1_35        ref   n1_p   nn35   ref   -2.2680727962320883e+007
" F) N8 T: B# V* cGc1_36        ref   n1_p   nn36   ref   -2.5583038355673075e+0051 }5 K0 ]5 x4 W* p3 E5 W
Gc1_37        ref   n1_p   nn37   ref   5.0652014244762287e+006
: Y0 {7 M" p6 [8 DGc1_38        ref   n1_p   nn38   ref   1.9110304204251748e+004! K' c( S. T( b0 P8 s0 v
Gc1_39        ref   n1_p   nn39   ref   4.4525118292703643e+005
( R$ L1 o. I* mGc1_40        ref   n1_p   nn40   ref   3.7246153442480817e+007/ \8 r- G) P  L" O4 |$ ^7 ?4 p! B0 [

该用户从未签到

10#
发表于 2014-4-30 15:11 | 只看该作者
xhyzjiji 发表于 2014-4-30 14:05
6 y, u. c: _* y( w) U8 s4 w7 y嗨,谢谢你~~~
  U9 e3 k9 t$ `# a# p1 D% I这个文件我看过,里面的数据如下:
3 L: I/ R1 h+ {(这只是前面一段,看不出来哪有整段走线的电容啊)1 B- f7 f0 W+ w. B
...

. R2 _( Q) x& O  L* Zspice提取好像有两种,一种是带有源器件(E F G H),就是sigrity这种。另一种是只带无源器件(R L C),好像要Ansoft 或者HFSS才能提取。

该用户从未签到

11#
 楼主| 发表于 2014-4-30 15:24 | 只看该作者
eeicciee 发表于 2014-4-30 15:11
+ ]/ u/ v' m+ m5 H5 {spice提取好像有两种,一种是带有源器件(E F G H),就是sigrity这种。另一种是只带无源器件(R  ...
% h3 K( c2 z) Y
原来是这样子,纠结了我好久~~~
+ z1 [! s; V- h3 U8 Y& v2 W谢谢了~~~
* L8 w) p: k) @  I1 D6 t
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 10:56 , Processed in 0.171875 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表