|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 岁月如歌21 于 2025-11-18 17:10 编辑 ) A% m" F/ d# i- U& i3 h" Y
/ k3 }0 O- f2 [
SPI+DMA传输间隔时间测量@AI8051U' {) _+ V8 N5 c! C1 u6 X6 ^& g
) T! i. Z) }# Z( b" K0 G2 k, ~- Q) p* P
开启高速SPI的FIFO模式使能,3 c+ c! b& e4 _& ? h( Y) B! d/ P
并减少高速SPI的HOLD时间与SETUP时间,0 m; |- y( z1 ^
可减少SPI+DAM通信间隔时间。
- |8 w' V4 ?5 s这些参数对普通SPI+DAM通信也是有效的。' C5 Z, ]# ~$ d6 I) ]
% N6 @& F7 @, v1 i7 T, A- [" _此外,AI8051U芯片DMA增加了DMA_SPI_ITVH/DMA_SPI_ITVL寄存器,/ [" l! g7 O( R' H* ]+ L2 e
将这两个寄存器设置清零(默认为3),间隔时间能降低到72ns左右(主频40MHz):
' {4 X( I/ H% P% D
' G6 P0 Y7 v' B
一个系统时钟周期:1/40M = 25ns,72ns/25ns = 2.88个系统时钟周期。 d9 j" P U& d7 f! ?) a; {
9 g# o9 v1 ^9 V0 H5 v! g/ d, i- V! l6 X
* q" u$ V' @$ V6 p9 L( i
|
|