|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
小弟目前在做一个10层板,2,4,7层是地,9层是power,top,3,5,6,8都有走高速线,% K5 b$ k% ?( E" I
当我们走线完成后,习惯在空白的地方都铺上地,我这样做完后,我的leader告诉我说, u% v q6 O, r8 R2 o8 f8 D# W
已经有3层完整地了,信号层的地可能会影响阻抗。' O: h5 F$ b/ ]- O# L; G9 h) i6 M5 f
他说L5-signal, L6-signal参考了L4-gnd, L7-gnd, 板厂一定是用这样的结构去算的,
* c- R( Q# s! ~; Q但是实际上,L6-signal部分有大块的铜,因此L5-signal的部分信号线实际上是参考L4-gnd和L6-signal上的铜。2 K. l, t+ c; N C% X6 C8 T
但是我L5和L6之间的间距做得比较大,这样回流信号只走L4或L7,我想问问各位大大
. L& \/ I* P8 X: i; R到底是为什么啊,还有表层大面积铺铜的作用是什么呢?和内层的有区别吗?% @5 W2 e6 S X! z2 t
如果我把内层GND shape删掉,那要不要再做一个gnd ring呢?{:soso_e154:} |
|