|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
DDR仿真用的是SPEED2000,在DDR仿真前可以先补充SPEED2000的时域波形仿真和IBIS仿真基础,我们以DDR内存条为例,进行简单的DDR SI仿真。
7 @9 }! {1 Z# f* Z% V0 H. r$ o+ A1. cadence17.2的SPPED2000在Generator里
' K! J( e5 C$ E& W/ B: @5 c u2 g$ Y2. 点击Generator后会选择license,这里注意要全选,否则后面DDR仿真会报spd error
2 i: ?8 W+ S7 |, s% G% N* m3. 选择DDR Simulaion,点击“load layout file”,选择layout文件,支持brd文件,这里以cadence的内存条模板学习。, }6 D9 T9 ]- L# V* M
4. 选择enable DDR Simulation Mode,点击set up components and bus group,这里cadence的模板是一个内存条,所以控制芯片端为金手指接口,选择J1。
- J F. f, J1 Z, I5. 点击下一步,选择内存,这里U0-U7都是内存颗粒。. p1 r) T& n/ A; d
6. 点击下一步选择串联电阻,不用管,下一步,选择power,这里VDD/VTT/GND都勾上,点击下一步" a4 G4 j* Y- e K1 K, [3 _! E
7. 选择power source VRM,cadence的内存条已经定义了一个VRM,Vsource和Vterm,等于我们板上的DCDC,点击右边会出现带有Editor含义的E,点击E,编辑电压为1.5和0.75,点击下一步。) i' I, T! a- ^) B% x
8. 设置BUS group,设置A0~A15为地址信号,命名为ADDR
/ h2 T, `% L: j( n3 X, Y7 i6 V9. 设置CLK9 N4 n+ i1 a6 R% Y. Y5 I
10. 设置DATA, t- @0 T; J/ t: ]# }; b. u
11. 下一步直到仿真信号预览,检查下是不是对的,点击完成。
' ~; U9 F+ A: {. \12. 在右侧会出现BUD Tree,设置Bus tree,右键J1,点击“connect IBIS”,或者点击左边的“set up controller model”
+ O. M% v2 T* q) o- R3 t/ h3 y13. 对U0同样操作,定义完IBIS后,使用copy IBIS to4 b8 `; s' X+ Y q5 r
14. 设置完IBIS模型后,选择左侧“select Bus groups for simulation”,设置仿真类型为写,等级为2(考虑耦合因素),速度为1.333GHz,仿真时间为40ns: ]3 ^7 T+ ?# |, {4 |! Q
15. 设置仿真激励码型,这里需要用到Agilent的码型生成工具,官网有下载,选择PRBS7码型
6 T: k( C; a( w2 |- ^3 j& X16. 将PRBS7码型粘贴到地址仿真码型中,和数据除了TQS的码型中,注意后面的两个点不能删除,2个点代表循环。设置完成,点击下方的 save analysis options
' s& b' a# F% `/ U: G V17. 至此,DDR仿真参数设置完成,file -save as,保存一下,然后点击开始仿真,大约需要1~3分钟0 G) s, M% _7 _8 \ E& R$ c% o
18. 查看仿真结果,可以看CLK/DATA/TQS等波形,可以看到波形高频分量损耗和反射串扰造成的波形失真,等等很多信息。
/ Y1 E5 X* v3 Q! u |
|