|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
前言:
* x4 m; Y" i1 M6 C$ b2 b; R随着物联网时代来临,全球终端电子产品渐渐走向多功能整合及低功耗设计,因而使得可将多颗裸晶整合在单一封装中的SIP技术日益受到关注。除了既有的封测大厂积极扩大SIP制造产能外,晶圆代工业者与IC基板厂也竞相投入此一技术,以满足市场需求。4 f3 f8 L# Y" y$ c @9 g* f1 A
! Z& W+ |& | A6 N) c6 w" w
早前,苹果发布了最新的apple watch手表,里面用到SIP封装芯片,从尺寸和性能上为新手表增色不少。而芯片发展从一味追求功耗下降及性能提升(摩尔定律),转向更加务实的满足市场的需求(超越摩尔定律)。
8 b3 O F3 `3 i. N' G' A
! k) P% N- P- k6 D8 Y$ O; m* d) F本文从五个方面来剖析SIP封装工艺,从而让大家看懂SIP封装的真正用途。
# I. A. h7 f& ]) J4 g4 V* e
: [) \+ C- s) z" h& t# u一、SIP产品封装介绍 A% a4 N6 m1 T( z6 V1 i! Z
; w7 @! W1 G( Q v% G; ]* k
什么是SIP?( ]( m& M( H! g& ]) T: C
- j {% H" d7 V5 O L2 f$ t
SiP模组是一个功能齐全的子系统,它将一个或多个IC芯片及被动元件整合在一个封装中。此IC芯片(采用不同的技术:CMOS、BiCMOS、GaAs等)是Wire bonding芯片或Flipchip芯片,贴装在Leadfream、Substrate或LTCC基板上。被动元器件如RLC及滤波器(SAW/BAW/Balun等)以分离式被动元件、整合性被动元件或嵌入式被动元件的方式整合在一个模组中。- q0 t; G L& [; ^
4 Y7 h/ f# X U# o# w7 A
什么情况下采用SIP ?; _6 b; {# p7 t0 c1 t
! g. d; J! h* l% |0 N1 P6 W
当产品功能越来越多,同时电路板空间布局受限,无法再设计更多元件和电路时,设计者会将此PCB板功能连带各种有源或无源元件集成在一种IC芯片上,以完成对整个产品的设计,即SIP应用。9 T9 G" ^8 m# K- U5 {1 u7 r) L
' O7 }% l7 W; Y
SIP优点
" m" |. e* ]" g) Z
9 B+ M6 v4 x& g8 f, ~" ~) y6 t1、尺寸小
- P- Z. @( D6 r在相同的功能上,SIP模组将多种芯片集成在一起,相对独立封装的IC更能节省PCB的空间。
! p7 o# b! h* A+ H# ^$ X9 l
4 p1 S' w$ P3 X( I2、时间快* i9 |8 Y5 p- r: c
SIP模组板身是一个系统或子系统,用在更大的系统中,调试阶段能更快的完成预测及预审。
% l# @# g7 T, R% P3 F# _5 S3 x! x* X! | I, E+ {7 b7 p
3、成本低5 i. K8 X2 r* i& m* J4 C' D
SIP模组价格虽比单个零件昂贵,然而PCB空间缩小,低故障率、低测试成本及简化系统设计,使总体成本减少。
1 E% t; I/ W) O1 K" P+ u. D) L: k" Q* W& t/ S, }$ F
4、高生产效率& M2 \( |2 V$ D! j8 A( \
通过SIP里整合分离被动元件,降低不良率,从而提高整体产品的成品率。模组采用高阶的IC封装工艺,减少系统故障率。( P. M7 n$ e; r7 L! o( G1 ^9 j7 h
0 G- V; G8 u' e/ m" ?! j N% ^
5、简化系统设计
' v+ ~5 ]8 d1 ]6 Z, y3 a# USIP将复杂的电路融入模组中,降低PCB电路设计的复杂性。SIP模组提供快速更换功能,让系统设计人员轻易加入所需功能。& G9 V" Q' m$ T( G7 U
. J- W% |: A. h' n, O- L0 D; C+ P
6、简化系统测试
* S# P: Q. Q6 H; g& NSIP模组出货前已经过测试,减少整机系统测试时间。3 U- A* M+ N& q0 ^& ?
$ E7 v2 I% I" _, B
7、简化物流管理
. g4 e e4 T" SSIP模组能够减少仓库备料的项目及数量,简化生产的步骤。
4 C, q& R4 ?$ O; q; k: e7 U# U2 A0 a/ \' a
SIP工艺流程划分
9 k/ ]2 s; A" J6 D
. J, O* c+ T' ~5 B7 Z5 g: e1 _SIP封装制程按照芯片与基板的连接方式可分为引线键合封装和倒装焊两种。3 R/ J% c+ u7 V9 B, S; B+ u6 C
引线键合封装工艺
2 Q) n& T5 Y! h8 h倒装焊工艺流程: V2 T% C k4 A" O
c, f4 }/ c3 V0 B5 D; M
引线键合封装工艺所需原料和设备
1 w+ m+ R. @) V: g6 Z# |. F/ h* @8 ?- V0 A
引线封装工艺产品结构
* o( J. ^( H6 N2 _
' } C5 Z/ r1 p$ Q* R3 H9 T. X倒装工艺产品结构# K6 S3 i+ q" G0 ^% m& B' A! t
2 H; K$ g) b- w0 b% h" Q' w9 USIP导入流程% F/ i$ ^* _; L
0 l7 [- _- z' G$ {1 t" n, {3 {* \' @7 q$ b
二、SIP工艺解析1 _3 l. B$ O- i
+ Y7 M: ^% s, S' N* v引线键合封装工艺工序介绍5 t9 Y3 y7 [1 v$ K9 V3 l# E
z3 L7 ], O* g2 A1 ]0 T/ X圆片减薄" R) i; Q5 k( H8 z6 X* ?
为保持一定的可操持性,Foundry出来的圆厚度一般在700um左右。封测厂必须将其研磨减薄,才适用于切割、组装,一般需要研磨到200um左右,一些叠die结构的memory封装则需研磨到50um以下。
9 V4 L6 T: x$ {/ J% o; W3 G% X# W
9 ~. y" U2 l* m1 _% e$ h$ o5 ]圆片切割
( L0 A; R0 p- ?! z& z) ~圆片减薄后,可以进行划片,划片前需要将晶元粘贴在蓝膜上,通过sawwing工序,将wafer切成一个 一个 独立的Dice。目前主要有两种方式:刀片切割和激光切割。1 L( g6 S1 v/ V9 C, f6 _+ z
! l$ ?" R) p5 H7 D1 G
芯片粘结+ D( B( q0 Z7 B, U
贴装的方式可以是用软焊料(指Pb-Sn合金,尤其是含Sn的合金)、Au—Si低共熔合金等焊接到基板上,在塑料封装中最常用的方法是使用聚合物粘结剂粘贴到金属框架上。+ I% |6 R" e, l
0 }6 ^! _9 [( _; B5 g& w8 @
+ z, p x4 W9 m9 g. u5 i
引线键合
, ^: P) {8 f6 `) v; o) M在塑料封装中使用的引线主要是金线,其直径一般0.025mm~0.032mm。引线的长度常在1.5mm~3mm之间,而弧圈的高度可比芯片所在平面高0.75mm。键合技术有热压焊、热超声焊等。, P$ F' k" i5 z6 n' H" O
5 \" G1 V+ l$ W$ D* ]
等离子清洗$ D: z* d) j! M8 ]
清洗的重要作用之一是提高膜的附着力。等离子体处理后的基体表面,会留下一层含氯化物的灰色物质,可用溶液去掉。同时清洗也有利于改善表面黏着性。& n, H. I, I8 |
; t4 k' Y4 g* R8 K' U: z
& _, d5 ~0 [3 N4 t# g9 H液态密封剂灌封
- f8 Y( Q4 D6 h; l将已贴装好芯片并完成引线键合的框架带置于模具中,将塑封料的预成型块在预热炉中加热,并进行注塑。- k% C2 _$ o6 s0 d' x) i( k5 ~4 e
7 m2 H Q: S3 V' v: u& O装配焊料球
4 H% \6 v- E/ e目前业内采用的植球方法有两种:“锡膏”+“锡球”和“助焊膏”+“锡球”。
4 T* @% d9 V N' |. H! R9 E" E% W2 o# r# V" h* Z( ~
(1)“锡膏”+“锡球”
' N7 A% r* O! F% P% n9 H具体做法就是先把锡膏印刷到BGA的焊盘上,再用植球机或丝网印刷在上面加上一定大小的锡球。* a! p( D) H: @) j3 M; ]$ ^7 ^
4 z# j( Z) {1 @- C/ p# l& n% k(2)“助焊膏”+“锡球”
" c& L7 c) z6 j“助焊膏”+“锡球”是用助焊膏来代替锡膏的角色。# q( Q. w! ~; C( t# I, U2 q5 G! [
! X' n: N& P. o2 Q7 Y
/ }* K. L' s5 @7 \1 m
表面打标; E. |: w% p/ S& S
打标就是在封装模块的顶表面印上去不掉的、字迹清楚的字母和标识,包括制造商的信息、国家、器件代码等,主要介绍激光印码。0 V I: ] c: Z6 _3 q
5 ?: T2 R4 e' H
; I! \3 t2 P; f P, g分离
) }% c# A: F) t0 }. m0 s为了提高生产效率和节约材料,大多数SIP的组装工作都是以阵列组合的方式进行,在完成模塑与测试工序以后进行划分,分割成为单个的器件。划分分割主要采用冲压工艺。
5 `+ M, `( }. q, n- ^- j6 N
! J8 q r0 w' b7 ^2 M测试
" K, J4 e+ z2 w! y它利用测试设备(Testing Equipment)以及自动分选器(Handler),测定封装IC的电气特性,把良品、不良品区分开来;对某些产品,还要根据测试结果进行良品的分级。4 M9 V$ g) | f5 ^; w% \: ?
测试按功能可分为DC测试(直流特性)、AC测试(交流特性或timing特性)及FT测试(逻辑功能测试)三大类。同时还有一些辅助工序,如BT老化、插入、拔出、实装测试、电容充放电测试等。 u2 T9 Z! @& I! m
4 {+ Z" U- S/ l0 M+ ~+ c0 M/ Z
0 H* F! k' Y( c2 |' U4 p$ B包装
- u1 [' S, R' ?主要目的是保证运输过程中的产品安全,及长期存放时的产品可靠性。
) v. F$ s* R) ^( f1 d- V
1 P, w5 I+ P9 F: Q' l+ Y O, r* J对包装材料的强度、重量、温湿度特性、抗静电性能都有一定的要求。主要材料有Tray盘,抗静电袋,干燥剂、湿度卡,纸箱等。包装完毕后,直接入库或按照要求装箱后直接发货给客户。
- e% s- k3 l( r- j9 C* j
# { R$ E) s2 {! i
% u. j$ Q- t5 Q; H倒装焊封装工艺工序介绍
w9 r* @7 }5 h. V: B! ] B( Q3 }& d6 ?% w
焊盘再分布7 S2 G/ Z: d3 t8 X/ `. Y
为了增加引线间距并满足倒装焊工艺的要求,需要对芯片的引线进行再分布。! ]$ I/ Z, s1 _. Q% i% @
2 D4 U, W+ X7 `1 Y1 D& ]0 C) Q
制作凸点0 N& {' w& a# c# b* x5 F8 S5 E: W! E
焊盘再分布完成之后,需要在芯片上的焊盘添加凸点,焊料凸点制作技术可采用电镀法、化学镀法、蒸发法、置球法和焊膏印尽4法。目前仍以电镀法最为广泛,其次是焊膏印刷法。
8 ]. A' n- a$ @% y0 V9 L. V2 a4 M7 C# P4 r
电镀法添加焊料凸点的工艺流程
# j" W# {% n! ^+ {! D v x* j' l; e0 u5 u+ \ N
印刷法添加焊料凸点的工艺流程8 l6 S0 j: R2 K" q$ Q# b( @
G: W, [" A z' w
倒装键合、下填充( c1 {. ?) B, v* L( N
& A# K) O. G# |! ]# ?
在整个芯片键合表面按栅阵形状布置好焊料凸点后,芯片以倒扣方式安装在封装基板上,通过凸点与基板上的焊盘实现电气连接,取代了WB和TAB在周边布置端子的连接方式。倒装键合完毕后,在芯片与基板间用环氧树脂进行填充,可以减少施加在凸点上的热应力和机械应力,比不进行填充的可靠性提高了l到2个数量级。( |1 K7 b; r$ i9 Q7 c8 M2 W; z. d
e1 E8 n( x& |$ \* ^# x其他工序与引线键合工艺工序一致
, n; v# \: v0 p: Z/ S" c5 _2 b, k& u. L' T" l# V* {
三、SMT生产工艺挑战
! [5 c3 V! H# q$ k9 |+ w4 D. h2 l7 ^
元件小型化8 G5 S- W& a5 v) ~
0201 Chip元件逐步淘汰2 M6 Q# V2 L$ x- Y/ ]
随着产品集成化程度越来越高,产品小型化趋势不可避免,因此0201元件在芯片级制造领域受到微型化发展趋势,将被逐步淘汰。
' q# @" f) ~6 T# N3 H2 n* K/ ^4 [0 f$ `9 I1 c8 z0 L
01005 Chip元件普及
2 O' Y$ \2 w' A" Z随着苹果i-watch的面世,SIP的空间设计受到挑战,伴随苹果,三星等移动设备的高标要求,01005 chip元件开始普遍应用在芯片级制造领域。/ {8 Z8 l- ]/ H4 e' ^3 [. I
' q; m1 B- H4 @0 Y; X; ~* `) E公制0201 Chip元件开始推广 R/ H$ p$ [8 v
SIP工艺的发展,要求元件板身必须小型化,随着集成的功能越来越多,PCB承载的功能将逐步转移到SIP芯片上,这就要求SIP在满足功能的前提下,还能降尺寸控制在合理范围,由此催生出0201元件的推广与应用。
. C6 @8 X' Y$ W3 v) g* _% |$ f8 Z6 h- l4 d; k
元件密集化& e h+ ?" v F* }+ P! j
Chip元件密集化
- Q8 f! c. ]/ O7 X: S- H! N& b9 H& ]* ?- H4 h: w g
随着SIP元件的推广,SIP封装所需元件数量和种类越来越多,在尺寸受限或不变的前提下,要求单位面积内元件密集程度必须增加。
5 n" I1 U" L, K3 h- N. X
+ I, C% q1 `* G% G/ h9 {. `8 U* [5 ]贴片精度高精化
8 P# A2 W6 _* P$ |# w4 cSIP板身元件尺寸小,密度高,数量多,传统贴片机配置难以满足其贴片要求,因此需要精度更高的贴片设备,才能满足其工艺要求。* Y/ o3 s0 S8 G
. t9 C* G& o4 [9 a工艺要求越来越趋于极限化
' r- @4 ?0 l# o% Q4 N* K% w2 WSIP工艺板身就是系统集成化的结晶,但是随着元件小型化和布局的密集化程度越来越高,势必度传统工艺提出挑战,印刷,贴片,回流面临前所未有的工艺挑战,因此需要工艺管控界限向着6 Sigma靠近,以提高良率。
+ ^" ]( J1 e5 {4 D. j' K7 y+ b6 ~2 E7 m, n8 D
异形元件处理
: a* w) F0 q. p1 Q+ \+ k3 ~: T( o$ M [2 u* @9 `0 J1 H( G+ h
Socket / 层叠型等异形元件" j4 K* Z- d# v- I! q( S
因便携式产品的不断发展,功能集成越来越多,势必要求在原SIP工艺基础上,增加更多功能模块,传统的电容电阻已无法满足多功能集成化要求,因此需要引入异形元件进行扩展,因此如何在精密化的集成基板上,进行异形元件的贴装,给工艺带来不小挑战,这就要求设备精度高,稳定性好,处理更智能化方可满足。2 h) p% I( o9 _. X- L8 e1 ?
5 Q% Q S$ u9 B5 e( {成本
y# _# o1 o4 m7 B' A前期投入大,回报周期长,工艺复杂,人工成本高,产品良率低,耗损大。需要大型,稳定,利润率较大的项目方能支撑SIP技术的持续运行。
5 S! R, s/ w3 Y# V; J1 H
$ P. F! ^! Z v% s# ^" w* D四、SIP发展趋势
* {! v$ t) T2 A# }; |
% a) v. B% A( Z, G. [多样化,复杂化,密集化, g& K% I7 l; r1 |# y* @
# a7 Z! m' e/ `
SIP集成化越来越复杂,元件种类越来越多
& h, o N# k5 A( P9 K2 J, H. G+ i5 ^ [: M3 o- J1 A& r! p0 K
球间距越来越小,开始采用铜柱代替锡球。
4 {# _( c U8 ]. E: O; U. B6 b* D: i! D& B
多功能化,技术前沿化,低成本化
4 l$ g: i/ F: }7 |2 W T; A6 p' ]7 F+ d" A+ s" H
新技术,多功能应用最前沿 R/ J! D& S! j7 I; y. ?& |- j# G; V
/ m$ Q$ S2 m1 e. J4 ?, N# V
工艺成熟,成板下降
* {( S" s- g2 o0 _
2 k# _) ?. }, _% f6 R% G五、工艺难点9 O& j: p3 |8 X- d0 n6 q$ ~# u% \. j
清洗- K3 |! M& s4 m8 ?& b
定制清洗设备、清洗溶液要求、清洗参数验证、清洗标准制定
9 l+ X- x" ^( q1 {" I! r4 k7 d8 ^) D/ Y8 j; t
植球) I M3 }6 E, h/ ?7 }( ^, ]1 U4 P
植球设备选择、植球球径要求、球体共面性检查、BGA测试、助焊剂残留要求
) p& Z9 c8 L6 c( u: K& R4 [* |7 R: Z' N3 ?' ?9 _/ W8 N
结论:
, m; T+ H6 B' E2 t7 o, K7 G8 ASIP技术是一项先进的系统集成和封装技术,与其它封装技术相比较,SIP技术具有一系列独特的技术优势,满足了当今电子产品更轻、更小和更薄的发展需求,在微电子领域具有广阔的应用市场和发展前景。。此外,国际上至今尚没有制定出SIP技术的统一标准,在一定程度妨碍了SIP技术的推广应用。由此可见,未来SIP技术的发展还面临着一系列的问题和挑战,有待于软件、IC、封装、材料和设备等专业厂家密切合作,共同发展和提升SIP技术。* P! i4 \+ j% p6 b, N4 Y1 N
|
|