找回密码
 注册
关于网站域名变更的通知
查看: 388|回复: 3
打印 上一主题 下一主题

致 ARM 初学者!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-5-24 14:44 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
1. 做个最小系统板:如果你从没有做过ARM的开发,建议你一开始不要贪大求全,把所有的应用都做好,因为ARM的启动方式和DSP单片机有所不同,往往会遇到各种问题,所以建议先布一个仅有Flash,SRAM或SDRAM、CPU、JTAG、和复位信号的小系统板,留出扩展接口。使最小系统能够正常运行,你的任务就完成了一半,好在ARM的外围接口基本都是标准接口,如果你已有这些硬件的布线经验,这对你来讲是一件很容易的事情。
: k' e. {5 e/ t. @
3 Q$ K* g+ \% H) H; c2. 写启动代码,根据硬件地址先写一个能够启动的小代码,包括以下部分:
6 \' u  T! m* q+ y8 p$ ?8 q# m9 P初始化端口,屏蔽中断,把程序拷贝到SRAM中;完成代码的重映射;配置中断句柄,连接到C语言入口。也许你看到给你的一些示例程序当中,bootloader会有很多东西,但是不要被这些复杂的程序所困扰,因为你不是做开发板的,你的任务就是做段小程序,让你的应用程序能够运行下去
$ U1 T. |0 o- i0 n- H: T# C3 ]8 v/ c$ F( {0 z4 S& M2 q5 O5 @
3. 仔细研究你所用的芯片的资料,尽管ARM在内核上兼容,但每家芯片都有自己的特色,编写程序时必须考虑这些问题。尤其是女孩子,在这儿千万别有依赖心理,总想拿别人的示例程序修改,却越改越乱。9 h  U, Q& ^# P# J, T# G  o

1 ^& ]9 U+ J9 O4. 多看一些操作系统程序,在ARM的应用开放源代码的程序很多,要想提高自己,就要多看别人的程序,linux,uc/os-II等等这些都是很好的原* V. C1 `2 B" @/ a
码。
9 S& ]3 [8 d, P. {, B; [
. T$ |; I- P1 }9 i6 |8 V; k6.如果你是作硬件,每个厂家基本上都有针对该芯片的DEMO板原理图。先将原理图消化。这样你以后做设计时,对资源的分配心中有数。器件的DATSHEET一定要好好消化。6 }% }9 P! M: h, ^
' i! c& i5 D; k! x. S! R; v
7.如果做软件最好对操作系统的机理要有所了解。当然这对软件工程师来说是小菜一碟。但如果是硬件出身的就有点费劲。 , S3 q5 l; A2 [+ S3 i

4 [' E+ z3 p$ @# C% l问:做最小系统板是2层还是4层好?2 }% g  j( e/ Y- w
答:只有AT91可以用两层板,其他的最少4层;44b0的地和电源处理好也可用两层板;5 f( g0 T: q1 e$ O

  [8 g: Q  r' ]4 M! s9 y" p) d谈四层板和33欧电阻:
, e0 |' o! R$ q* y5 e. z9 s. j0 p选用四层板不仅是电源和地的问题,高速数字电路对走线的阻抗有要求,二层板不好控制阻抗。33欧电阻一般加在驱动器端,也是起阻抗匹配作用的;布线时要先布数据地址线,和需要保证的高速线;
2 R# F2 P3 L9 _9 C在高频的时候,PCB板上的走线都要看成传输线。传输线有其特征阻抗,学过传输线理论的都知道,当传输线上某处出现阻抗突变(不匹配)时,信号通过就会发生反射,反射对原信号造成干扰,严重时就会影响电路的正常工作。采用四层板时,通常外层走信号线,中间两层分别为电源和地平面,这样一方面隔离了两个信号层,更重要的是外层的走线与它们所靠近的平面形成称为“微带”(microstrip) 的传输线,它的阻抗比较固定,而且可以计算。对于两层板就比较难以做到这样。这种传输线阻抗主要于走线的宽度、到参考平面的距离、敷铜的厚度以及介电材料的特性有关,有许多现成的公式和程序可供计算。
$ I+ v7 ]1 X' i  C6 |0 Y33欧电阻通常串连放在驱动的一端(其实不一定33欧,从几欧到五、六十欧都有,视电路具体情况) ,其作用是与发送器的输出阻抗串连后与走线的阻抗匹配,使反射回来(假设解收端阻抗没有匹配) 的信号不会再次反射回去(吸收掉),这样接收端的信号就不会受到影响。接收端也可以作匹配,例如采用电阻并联,但在数字系统比较少用,因为比较麻烦,而且很多时候是一发多收,如地址总线,不如源端匹配易做。
9 \( ^. L2 ]! O0 ]3 B% p5 S这里梭说的高频,不一定是时钟频率很高的电路,是不是高频不止看频率,更重要是看信号的上升下降时间。通常可以用上升(或下降) 时间估计电路的频率,一般取上升时间倒数的一半,比如如果上升时间是1ns,那么它的倒数是1000MHz,也就是说在设计电路是要按500MHz的频带来考虑。有时候要故意减慢边缘时间,许多高速IC其驱动器的输出斜率是可调的
& C! o4 f$ L) j% {

该用户从未签到

4#
发表于 2021-5-24 16:13 | 只看该作者
致 ARM 初学者
  • TA的每日心情

    2019-11-29 15:37
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2021-5-24 16:11 | 只看该作者
    致 ARM 初学者

    该用户从未签到

    2#
    发表于 2021-5-24 16:01 | 只看该作者
    致 ARM 初学者
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-24 12:01 , Processed in 0.171875 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表