找回密码
 注册
关于网站域名变更的通知
查看: 3051|回复: 10
打印 上一主题 下一主题

晶体下面的地是否要多打过孔?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-7-14 12:35 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
有人说多打过孔可以使得晶体的干扰跑到地上去,避免了对周围信号线的干扰!但是有的人说不能多打孔,因为晶体本身就是干扰,如果打孔多了,不是将干扰引入到其他地方啦?
6 \7 ~- c: K! f  E+ B我个人的理解是:晶体本身是干扰源,打地孔就是将其能量散开,不至于EMI干扰过大.根本不是对周围信号干扰的缘故.如果底层又走线,本来可以避免晶体带给的影响的.结果过孔引入了较短的路径,干扰反而变大了.
- V* F3 u/ Z5 F- {8 E. ~; a, i2 z晶体不让过多打过孔就是避免串扰.
1 K) U# Q1 _# ?0 v; ?$ J+ }) H# _" a我的看法不一定正确,希望大家也讨论下这个问题!

该用户从未签到

2#
 楼主| 发表于 2010-7-14 20:24 | 只看该作者
怎么没人吱声啊?

该用户从未签到

3#
发表于 2010-8-7 18:03 | 只看该作者
看过一个EMC专家的书,说只打一个via。

该用户从未签到

4#
发表于 2010-8-7 20:55 | 只看该作者
我个人的经验,晶体焊接在表层(TOP层),TOP层通常会对应花一片小铜皮比这个晶体大一圈,1个角做单点(或2个点)接到地平面上,同时晶振的GND管教也接到这个平面

该用户从未签到

5#
 楼主| 发表于 2010-8-10 23:39 | 只看该作者
版主说的是4脚的OSC吧,两个脚的晶体用的比较多,并就是接clk-in和clk-out两个芯片管脚的那种,这种晶体在使用时,一般都会跟周围的信号线距离很近,我就怕它干扰到这些信号线。另外还怕EMI问题不过。
" Q( b4 j0 K6 q  {+ \现在我的做法是在晶体下面打很多地孔,因为没有理论根据,不知道这样是不是合理

该用户从未签到

6#
发表于 2010-8-31 14:12 | 只看该作者
对晶振做包地处理

该用户从未签到

7#
 楼主| 发表于 2010-9-3 14:35 | 只看该作者
晶体周围肯定会留出来一定的空间用于铺地,但是,周围有很多信号线经过的时候(比如DDR的总线),包地的空间可能不会很大,是否需要多打地孔需要考虑了。

该用户从未签到

8#
发表于 2010-9-8 18:44 | 只看该作者
最好不要打VIA

该用户从未签到

9#
发表于 2011-5-5 15:43 | 只看该作者
需要注意的一點是晶體OSC下面應該是不太允許走線的吧!

该用户从未签到

10#
发表于 2011-5-8 20:32 | 只看该作者
晶体下面不能走线,有包地要求,多打孔,这是我们这的要求。

该用户从未签到

11#
发表于 2011-12-30 20:40 | 只看该作者
晶体下面不是要求不能多打过孔吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 21:37 , Processed in 0.156250 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表