找回密码
 注册
关于网站域名变更的通知
查看: 705|回复: 3
打印 上一主题 下一主题

集成电路3D封装技术的发展史

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-6-1 10:52 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于芯片集成度、功能和性能要求,主流晶圆技术节点已降低至28-16nm,甚至已跨入10-7nm制程阶段。然而随着晶圆技术节点不断逼近原子级别,实现等比例缩减的代价变得非常高,摩尔定律即将失效的声音层出不穷。如何通过封装技术的发展创新来延续摩尔定律,满足未来通信芯片及消费性电子的需求已成为新的热点。目前业界的前沿封装技术包括以晶圆级封装(WLCSP)和载板级封装(PLP)为代表的2.1D封装,以硅转接板和硅桥为代表的2.5D封装,以及基于三维硅通孔(3DTSV)工艺在Z方向上堆叠芯片的3D封装。其中,3D封装在集成度、性能、功耗等方面更具优势,同时设计自由度更高,开发时间更短,是各封装技术中最具发展前景的一种。
1 ]5 h6 W, j- g   3 ?) K2 A" c* m
  
  传统意义上3D封装包括2.5D和3DTSV封装技术。硅通孔技术(TSV)实现Die与Die间的垂直互连,通过在Si上打通孔进行芯片间的互连,无需引线键合,有效缩短互连线长度,减少信号传输延迟和损失,提高信号速度和带宽,降低功耗和封装体积,是实现多功能、高性能、高可靠性且更轻、更薄、更小的芯片系统级封装。3DTSV封装结构示意见。
, z7 V) N4 j0 i" L) P9 F. [, j          由于3DTSV封装工艺在设计、量产、测试及供应链等方面还不成熟,且工艺成本较高,目前业界采用介于2D和3D之前的2.5D连接层封装形式,通过在Die和基板间添加一层连接层,大幅度提高封装的输入输出(I/O)信号密度,是3DTSV封装大规模商用之前既经济又实用的方案。
! T6 f6 m# B8 ~5 {8 c
          

* l" T, H1 U2 G& G5 x, b          早期(2013年以前)2.5DTSV封装技术主要应用于逻辑模块间集成,FPGA芯片等产品的封装,集成度较低。到2014年业界的3DTSV封装技术己有部分应用于内存的芯片封装,用于大容量内存芯片堆叠,同时应用于高性能芯片的高端消费产品中。2015年,2.5DTSV技术开始应用于一些高端的图形处理器(GPU)/中央处理器(CPU)以及网络芯片中,同时“应用处理器(AP)+内存”的集成芯片也开始有部分采用2.5DTSV封装,业界在连接层的成本控制和加工能力方面有一定提高。预计2017/2018年业界在3D封装技术上将取得长足进展,高端手机芯片、大规模I/O的芯片以及高性能芯片中将实现3DTSV封装,同时目前3D封装成本较高的因素也会解决,有望逐步实现大规模量产。
; s; `1 \- Y# q3 D, K3 `& I( \8 u9 i: l: S( A; Y6 m+ v3 w: o/ |7 q9 Z

9 x" }( V+ |- n; y
* i: y4 ?2 t: c0 d

该用户从未签到

2#
发表于 2020-6-1 11:35 | 只看该作者
FPGA芯片等产品的封装,集成度较低
  • TA的每日心情
    开心
    2022-11-27 15:22
  • 签到天数: 770 天

    [LV.10]以坛为家III

    3#
    发表于 2020-6-1 12:04 | 只看该作者
    学习了,谢谢。

    该用户从未签到

    4#
    发表于 2023-2-23 14:00 | 只看该作者
    FPGA芯片等产品的封装,集成度较低
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-24 23:16 , Processed in 0.171875 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表