本帖最后由 leemy 于 2009-12-30 14:29 编辑 3 n' e* `( }3 `. u1 b# u
) n# e; N3 ~4 m% x% }! }file:///C:/DOCUME~1/ADMINI~1/LOCALS~1/Temp/VPEGH3{D)`Z_6E7ZID5U_Q6.jpg SA file:///C:/DOCUME~1/ADMINI~1/LOCALS~1/Temp/B143SSK~0RK{(`OV~NG@$~6.jpg ME NET DRC都开了,为什么孔完全打到PIN上就没报DRC,而打一半到PIN上就报了呢?
这个我也碰到过,$ k' _3 h8 n# l( q" h; F
Constraints /Physical rule set/ set values/pad-pad direct connect 全部选为not allowed. 2 W |& t& b/ w6 M; Z1 C7 I7 _基本上就可以了。