找回密码
 注册
关于网站域名变更的通知
查看: 1060|回复: 3
打印 上一主题 下一主题

大神给咱们简单介绍的ARM CortexA9寄存器组织

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-2-5 10:25 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
+ I" g  N& G. y. t2 u
一、简介
7 S6 G$ t" G, c1 @- ^% ?8 a# g# z(1)ARM Cortex系列处理器有40个32位的寄存器,其中包括33个通用寄存器和7个状态寄存器,40个中有18个可编程访问的寄存器
, e- z+ t* t& b(2)寄存器被安排成部分重叠的组,在不同的工作模式和处理器状态下,程序员可以访问的寄存器也不同" v4 Q0 V- v1 z# g
(3)分组的寄存器在处理处理器异常和特权操作时可得到快速的上下文切换. n, L# S& M( W) n$ \
3 ?. L+ }2 n/ Y/ F. R
二、8种处理器工作模式下实际访问的寄存器
. I( N) o4 f  @
& M% o9 N5 c/ }
. a& X( W6 Q# r; ?( User用户模式 )
- J4 n0 F/ z8 t% J) a: g2 I7 |* A# j2 [1 g7 v
2 M( c9 z2 Y* X
( System系统模式 )# E8 x, G; c7 h, {) `/ n' X- {- P
  D6 n& i& W& v2 J& r2 s
' b0 [( O. n/ M+ o( X' W: C
( Supervisor管理模式 ): V' C2 o( p$ j+ ?  x4 O

- z4 j% s( Q7 n& w+ S# t% F' o& Z 2 _0 Q  p/ [# g5 u; }& {
( Abort数据访问终止模式 )5 C/ K( R) p+ h$ d

8 K5 a& b1 J# m) a 0 _- F1 M1 `0 Z9 C
( Undefined未定义指令中止模式 )' E  l: A, Q5 u! G: S

# l7 A: K2 [7 ^. d) x! m; a. N
' A: ?( |8 |5 n/ d2 H4 \9 a- c$ j( IRQ外部中断模式 )8 M: t+ M$ j6 I
9 A! E4 a$ O1 l0 X: `& ]
) ~0 _) {1 X3 k2 Z+ y
( FIQ快速中断模式 )+ s3 \$ P- |8 V% a+ |

$ ?& U8 Y# }6 Y( ^5 m) O ! X2 p* c4 E* {6 J
( Secure Monitor安全监控模式 ). q7 i+ r6 V( X6 C8 S
- P" }7 r2 A0 O$ M$ k& c
三、通用寄存器(用于保存数据或地址值)& k' P- I% V& k: t4 X6 e; E! C
通用寄存器(R0-R15)可以分为三类:未分组寄存器R0-R7,分组寄存器R8-R14,程序计数器PC(R15)
. j, W& r2 {9 N
3 L. m- o3 T8 k4 ]. ^(1)未分组寄存器R0-R7
4 A1 q% I/ x# ?/ ~1.对于每一个未分组寄存器来说在所有处理器模式下指的都是一个物理寄存器。
  P: f/ K# |' |; O2.在异常中断造成的处理器模式切换时,由于不同的处理器模式下指的都是同一物理寄存器,可能造成未分组寄存器中数据破坏。
+ A7 N. |9 \( o7 y3.任何可采用通用寄存器的应用场合都可以使用未分组寄存器。* O; z1 T# ]5 O4 [1 o& v, g6 I5 Z

) `) _( j$ P) t" T(2)分组寄存器R8-R14
9 \& h5 m/ `" N  g: P$ P分组寄存器是指同一个寄存器名。在ARM微处理器内部存在多个独立的物理寄存器,每一个物理寄存器分别与不同的处理器模式相对应。
, J# a$ Q& f- R$ o1.R8-R12有两个分组的寄存器。一个用于FIQ模式,另一个用于其他7种工作模式。这样在发送FIQ中断时,可以加快FIQ的处理速度。  d$ w. N* o- Z4 ^) F7 _9 H
2.R13-R14分别有7个分组的物理寄存器。一个用于用户和系统模式。另一个用于其他六个分别用于六种异常模式。, i0 ]+ `7 {1 F3 r- Y+ G
4 N$ L/ G3 s0 T! m% ^1 H& q- g8 L
(3)程序计数器PC(R15)$ Y* k) E, `- g' E, g- g
由于ARM体系结构采用了流水线机制(以三级流水线为例),对于ARM指令集来说,PC指向当前指令的下两条指令的地址,即PC的值为当前指令的地址值加8个字节。
: R7 Y2 L8 @- _# b
2 M/ m9 s/ y4 O' u补:(1)R13(SP) 堆栈指针寄存器' ]" l( @/ p# P# n7 v
1.在ARM指令集当中,没有以特殊方式使用R13的指令或其它功能,只是习惯上都用做堆栈指针寄存器。2 ~4 x' |- T: E( \4 T* g! X
2.但是在Thumb指令集中,有一些指令强制性地将R13作为堆栈指针寄存器,如堆栈操作指令。: Z  {7 K$ {5 [
异常处理程序负责初始化自己的R13,让其指向该异常模式专用的栈地址。
/ E) c# u& p2 X2 y1 X% |5 r: O7 O0 B+ p# D# f  W& s% F
(2)R14(LR)连接寄存器# j% D# ^0 H: i% B# V1 O8 v; }
  • R14寄存器的两种特殊功能
    # J$ Y! q! n- b& m0 T
1.在每种工作模式下,模式自身的R14版本用于存放当前子程序的返回地址。在子程序返回时,把R14的值复制到PC。
: H9 R' h" x0 N8 e2.当异常中断发生时,R14被设置成该异常模式的返回地址。对于有些模式,R14的值可能与返回地址有一个常数的偏移量(如数据异常)。
) e; A. ]2 I1 W9 \5 k' B3 t1 s) E8 D) m/ j% T% j
  • R14寄存器与子程序调用操作流程
    & d1 I2 f* {; L
1.程序A执行过程中调用程序B;; z! r+ ~8 N. ]0 R4 \
2.程序跳转至标号Lable,执行程序B。同时硬件将“BL Lable”指令的下一条指令所在地址存入R14;5 j2 D2 o. ^9 T' b) o
3.程序B执行最后,将R14寄存器的内容放入PC,返回程序A;) r4 t4 U% ]  _0 W
* J, w8 N. W) i. f
  • R14寄存器与异常处理
    # t( Z9 d, g: L
1.异常发生时,程序要跳转至异常服务程序,对返回地址的处理与子程序调用类似,都是由硬件完成的。区别在于有些异常有一个小常量的偏移7 o4 q. b- e% Y; M" r
注:当发生异常嵌套时,这些异常之间可能会发生冲突。
1 f/ G+ P( z  O例如:如果用户在用户模式下执行程序时发生了IRQ中断,用户模式寄存器不会被破坏。但是如果允许在IRQ模式下的中断处理程序重新使能IRQ中断,并且发生了嵌套的IRQ中断时,外部中断处理程序保存在R14_irq中的任何值都将被嵌套中断的返回地址所覆盖。$ _3 [3 f" i0 J% A9 n9 q: Z: x2 x
2.异常处理流程:( W+ U, p/ B2 ^3 p! {$ O

8 a" `8 e2 h& J5 D) ]0 K* } 3 ^+ c2 j) `! W; `* S; z/ t

8 a0 w" n! i3 M' p! g4 m; u
3 d2 }4 _, h! x* _  }" a " s4 f' t- q) m+ z: m* m
5 x0 g" q2 @* f* [

1 p, @# S: ~  b1 m解决办法:确保R14的对应版本在发生中断嵌套时不再保存任何有意义的值(将R14入栈),或者切换到其它处理器模式下。+ _$ @- P5 ]8 G; V
" ?; u3 _+ m3 A7 }
(3)寄存器R15为程序计数器PC# D3 e" g" ~; M5 N$ U% |% I2 q$ T: Z
它指向正在取指的地址。可以认为它是一个通用寄存器,但是对于它的使用有许多与指令相关的限制或特殊情况。如果R15使用的方式超出了这些限制,那么结果将是不可预测的。
; c; P6 R1 k) t1 T' b1.读R15的限制
& G% \+ U, B% f; v& q$ Q0 G2 ~正常操作时,从R15读取的值是处理器正在取指的地址,即当前正在执行指令的地址加上8个字节(两条ARM指令的长度)。由于ARM指令总是以字为单位,所以R15寄存器的最低两位总是为0。/ U- T1 }: ~; |. S4 W: ~  k
2.写R15的限制
& V# `4 v" E2 r5 u% r正常操作时,写入R15 的值被当作一个指令地址,程序从这个地址处继续执行(相当于执行一次无条件跳转)。9 f# S. D- d! Q0 @5 A  o* l
由于ARM指令以字为边界,因此写入R15的值最低两位通常为0b00。具体的规则取决于内核结构的版本:
. @4 _# {* m- k3 |! x: z; Q0 Q$ G在ARM结构V3版及以下版本中,写入R15的值的最低两位被忽略,因此跳转地址由指令的实际目标地址(写入R15的值)和0xFFFFFFFC相与得到;
! F5 O. d& n' j+ D7 G, k8 W4 f6 U在ARM结构V4版及以上版本中,写入R15的值的最低两位为0,如果不是,结果将不可预测。
# c9 g- q! f( G6 t) c
& k: V9 [( b. R! `
) s" h3 E! p" V7 F+ d四、程序状态寄存器
! s. k7 I7 p% A) M4 P包含1个当前程序状态寄存器(CPSR)和6个备份的程序状态寄存器(SPSR)
+ t' Z, I& l" @2 B% ~每种异常都有自己的SPSR,在因为异常事件而进入异常时它保存CPSR的当前值,异常退出时可通过它恢复CPSR。
7 q5 r5 d/ r4 }1 |, Q  L3 h# V% w
( \: e2 _2 u, m* |+ y$ H; D" g% \5 U" U" h

该用户从未签到

2#
发表于 2020-2-5 18:45 | 只看该作者
ARM CortexA9寄存器组织
  • TA的每日心情
    难过
    2024-12-8 15:00
  • 签到天数: 157 天

    [LV.7]常住居民III

    3#
    发表于 2020-2-7 11:45 | 只看该作者
    介绍的很详细

    该用户从未签到

    4#
    发表于 2020-6-22 21:33 来自手机 | 只看该作者
    转载别人博客请带链接,ok???别人辛辛苦苦写的你复制粘帖就行了???
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-26 02:46 , Processed in 0.156250 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表