找回密码
 注册
关于网站域名变更的通知
查看: 390|回复: 1
打印 上一主题 下一主题

Xilinx.com 和 Xilinx 技术文档中的常用术语定义(2)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-13 10:16 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
C
7 J2 W6 M3 v( F' W$ h. y) e% YC2P% P5 |  L* w- z3 n9 ~/ Q
请参见时钟到管脚路径。; L5 c" L$ t8 `" y; n
  p% B& o$ w/ b' Z9 t3 ]0 k
C2S
: r) I, K- e6 r- V/ p; h  e请参见请参见时钟到建立路径。。
# j8 g# R3 g4 P, }7 p
' \" X, m- D, i( R, e0 u, |5 rCA6 F1 Q3 M8 A! [; e
完成终止! M8 X4 l" f' x5 p! ]

, T$ J6 h' V/ `0 H  LCAE; C/ \+ j, Y9 R* U$ u2 |+ ]
计算机辅助工程是电子设计自动化 (EDA) 最初使用的术语。现在常指用于开发制造工具的软件工具,您可以使用这些制造工具来生产电子系统,如面板化的电路板。
% G0 ^+ E4 r% U, |1 ~
" _% D3 V8 J3 B% @3 vCAE 工具
+ ]* ?3 \) F3 |7 @" l0 b计算机辅助工程 (CAE) 工具。通常指执行设计输入和设计验证的程序,如 Innoveda、cadencementor Graphics。  S! H0 e9 }" Z& G

! Z$ d1 A5 L; q. ^( E9 W/ L: {CAN
6 ^+ E3 O) m* x$ c9 Z控制器局域网
% G% d& s7 l; y! g3 X& Z* o, z6 o+ ~6 q3 e: A
CAPEX
* @& I. X4 g2 F" ?6 }% j3 L' B/ D资本支出8 M& M4 l$ A9 j' T. `4 d) p9 P

; b  ~+ W5 l1 V7 T进位
+ k8 ?+ h  X  |  Y8 S% h$ G在加法和减法中从一个数值转移到另一个高位数值的数量。, g6 M3 |7 E# x* t! w3 V& L5 h  A1 u# q" Y

4 l/ d' ~* z3 ^! J# E. }9 R" V进位逻辑( |; w+ o, o  G+ b6 D8 v3 v) ?4 k) ]: }
是一种逻辑,旨在加快计数器、加法器、递增器、递减器、比较器和减法器的速度,并减少其使用面积。它是一种特殊的互连,可加快加法器和计数器从一个 CLB 到另一个 CLB 的进位路径的速度。该专用的进位线会沿着 CLB 的每一列以及顶部和底部 CLB 进行延伸。
1 @( Q5 \9 V0 `2 k9 H% Z$ e# g+ A  |6 Q. U9 p2 u
进位逻辑模式
; w- _' |) U' F+ L43 个特定的进位逻辑函数,如每个 CLB 配置中具有的递减和递减函数。8 ]6 I( S% n5 X! M. M
0 [2 f( V3 ?% k$ q4 d
超前进位
2 e. i: L7 e- P( N: f( Y是一种机制,能够使进位同时应用于并行加法器中的和数位。
" \2 \+ L/ r, z0 Z) Z9 n, F/ g
5 Q4 B. f+ G' j" s: x  B2 \) g( N进位路径1 C' a- U* Z+ y
在加法或减法中,从一个 CLB 到另一个 CLB 的进位计算。5 I9 O. `* [% D  \" [

: o0 _9 \3 Z2 C  q' q; B进位传递时间
" K0 B# V7 m( U% Q. o6 c2 s进位信号通过各级组件门电路所花费的时间。
- N. l6 q7 e  G% T! M9 M' N  n& g+ V8 S6 h% H2 [3 t
级联
, Q2 _2 ^2 F0 M. G4 V将一个模块的输入连接至另一个模块输出的电路。
7 ~5 t0 o* @6 Q4 i0 g8 m" T+ ~$ z2 M$ _" ~
CDC% A  P, m8 j- c- ]% n
跨时钟域
. L% ]2 l1 p2 m: y" v% h) D
1 u% t& n0 a( K: `7 v4 iCDMA! x/ d, d) C  G9 Q: w7 s5 A* @
中央直接存储器存取2 ]/ O8 k) Y% n

( {' W* R: T5 o- rCDMA
0 ^+ M* P  q: y% a码分多址  C2 ?9 T. X- s5 K/ e3 u  C

! v/ C% @) R9 f. uCDRSX
+ E9 ]9 q1 Q. A2 F通用数字无线电系统 — Xilinx® Edition
( e8 F' q! {. L7 J' s0 k( ?" M1 r5 e, X
CE) k& R1 z# |7 n( M+ o
芯片使能/时钟使能% w! q  @( S  V0 h3 B) j. u
: Z2 t. X/ V9 R$ a- m" H* S
单元
: V% Q/ z' H# J! rFPGA 的分层描述。  [* v/ y$ b  l4 x6 J* P; {
& O6 W6 L/ V9 s+ J4 A
Cfg
- o  f) Z7 m$ O. B  K6 f1 ]配置
( d# e3 k! S) c: b$ Q8 n8 N: y
; K; V2 p: Y5 w6 dCFI, j( f; T7 R3 R) _& p+ K
  • 公共闪存接口
  • 控制格式指示 (LTE)4 K4 J: m0 f9 r, S: C/ Y

  r: z! s9 {: G

! o' T, W: W2 z$ j6 ~CFR( N# [& t$ c* L0 t
峰值因数抑制
# z. r3 ~3 i: z
8 Z  O9 B" T0 y: \- F4 ]) ]& Y校验和
4 B* e  a# F# L+ u通过使用检验数据完整性的任意公式生成的位或数字和。 要验证校验和数字代表的数据是否输入正确,则需要验证在处理完成后生成的校验和数字是否与初始数字相同。
+ L- Z' s; k( U- s
* U; e: b5 S! L8 [CIB: K1 D4 ]- I% {6 v+ P1 V
查看 组件接口浏览器。: i$ V! s' F8 T7 P3 p& z" R6 n5 Y# v
% Z) s2 v. C' X
CLB
* v- e) }2 O* i( J8 D; J5 b可配置逻辑块FPGA 的基本单元。CLB 包括函数生成器(查找表或 LUT)、寄存器(触发器或锁存器)和可重新编程的路由控件(多路复用器)。CLB 可实现宏以及其他设计函数。它们为实现的设计和下载的设计提供了物理支持。CLB 在每一端都具有输入,并且这种多样性可使它们灵活地执行逻辑映射和分区操作。
; _6 H/ K: e" m9 y1 V/ h: k6 v4 u$ G( c' M
清零
6 w* W! P: W8 h* A4 i1 c2 @同步重置。$ m! n" a/ X. H, e4 U# d! d
  F; |) V( I+ Z! J) j7 T/ f
时钟
+ h" O1 K# \3 I0 j是一种信号,表示波形处于高位或低位状态的时间。时钟方波的上升沿和下降沿会触发电路操作。; W# y9 @+ O% P5 k: Q, X# i
# I9 n& f( M) u: q( l
时钟缓冲器
' e+ P* d. p* l1 p, d是一种电路元件,用于增加弱时钟信号的电流或驱动力,从而增加其扇出。9 R1 W, l1 A3 X( v

; \- @3 |  I$ {7 {* T时钟使能' x3 O9 U+ c5 X8 k* q7 u
是一种二进制信号,它通过时钟信号允许或禁止同步逻辑发生改变。在启用该功能后,此控制信号允许器件时钟生效,并使其成为激活状态。% H- S. v0 C% w2 X4 h% N! N) e

. u4 ?2 \$ \- b时钟输入路径
( ?0 Y  Y/ c, l+ P" ~是从芯片输入或触发器、锁存器或 RAM 的输出开始,直至到达触发器或锁存器使能上的任何时钟引脚的路径。时钟输入路径时间是信号到达触发器时钟输入时所需的最大时间。时钟输入路径将有助于您确定系统级设计时序。9 O' p; U  X# a. N' \2 A/ Z
8 ^+ j7 W1 x) i+ d+ d, u
时钟周期
( q* x4 {8 T, r6 H周期性波形重复出现所需的时间。
1 d5 b9 M$ H( m4 r' y( ]& _+ f. q3 ]9 r/ |- c. g  h& J
时钟歪斜
' b; e# I  H2 r4 F4 T路径中的两个或多个目标引脚之间的时差。7 T$ V1 Q' [4 B( ~" R

) |, m8 j* Q% p9 n3 C时钟到管脚路径 (C2P)4 D% P! A+ Y- W* j4 ~% t/ Z
是从触发器或锁存器的 Q 端输出开始直至到达芯片输出的路径。它包括触发器的时钟到 Q 端的延迟,以及触发器到芯片输出的路径延迟。时钟到管脚路径时间是数据离开源触发器,然后通过逻辑和路由,并在下一个时钟沿出现之前到达输出所需的最大时间。
0 W1 _- c% {5 [# Y) l0 @2 r6 n
2 k3 u4 g9 ]3 y; F9 v+ X  [时钟到建立路径 (C2S)
) S7 V/ W8 \) z. D  d是从触发器或锁存器的 Q 端输出开始直至到达另一个触发器、锁存器或 RAM 输入的路径,其中引脚在发出时钟信号之前具有设置要求。它包括触发器的时钟到 Q 端的延迟,以及从该触发器到下一个触发器的路径延迟,以及下一个触发器的建立时间要求。时钟到建立路径时间是数据传播到源触发器,然后通过逻辑和路由,并在下一个时钟沿出现之前到达目的地所需的最大时间。$ V! A( F6 ~; B5 t8 b
! x4 v, R2 y. Q  k% }
CML
- j1 X! u8 g3 p0 L3 I' E7 S) |电流型逻辑6 H1 I4 P8 |$ Q4 x: e- K

: b0 l! j; k2 t  V& D0 `CMOS
; l) O0 N9 x0 X1 r互补型金属氧化物半导体。高级 IC 制造工艺技术,具有高度集成、低成本、低功耗和高性能的优点。3 B: ?. t! T0 H9 q; }$ s0 r; ~& \0 s% y

- B9 y" \+ t4 n: P$ xCMOS 晶体管
# \' k0 `" ~/ [+ I; D0 I* kCMOS 晶体管通常用于可编程互连点 (PIP) 以及交换矩阵中。5 r/ f& k  r& R+ `% i5 @4 z
! {& T8 {. B# R  Q- i, U2 L$ S
CMP! b! }, p4 {' M+ s1 |4 _
配置最大功耗( L% g( ]2 h7 w2 D- {& q
7 X( m6 o- D- J; [5 j- B
CMT
1 E" V9 C  z$ C时钟管理模块
! a$ O/ C9 c8 t3 \& e$ C
! ?0 B& w' z3 G! z组合输入
* L4 a( o# B! Q2 R% v组合型输入是管脚基元和函数基元的组合。4 k  N8 N+ Z  A8 y7 h
( i, l: o. x0 @7 a, n
组合逻辑
0 N, A) R- k7 n( [7 x+ ?; ~是没有存储能力的逻辑,也就是说,它不受时钟的控制异步。例如,逻辑门电路。( }+ l6 P: D: L. h, v
0 h, x: _  I+ n$ C% W
命令文件
3 T/ O% F2 x# \0 ^' }. |在仿真环境中,命令文件是包含命令列表的文件,这些命令用于矢量赋值,生成输入波形和时钟,以及显示信号。该命令文件将在仿真期间执行。您可以使用文本编辑器或一组输入波形来创建命令文件。& o" ^. T  \  n+ N0 H

8 s6 v' L2 Z  z2 V编译器
. I& f' X' S0 u$ p1 e; l/ N! J" H语言解释器。编译器会解释 HDL 并为目标器件架构实现并行进程。
' h' k9 s0 O% C! Z( E# g9 X
& Q! \  M2 w' i+ m4 `; M# r% S复杂性
; l" C& n8 S- k+ _+ g9 g" D器件上的门电路数量。4 G  W; t3 F1 X
+ I( s9 j3 W2 G8 L* r
组件
/ _3 w& v6 r- ]7 h: W被放置于某些物理位置上的逻辑配置。这些组件有 CLB、IOB、三态缓冲器、上拉电阻器和振荡器。这些组件是由 BEL 组成的。Slice 是其中一个组件实例。组件是 FPGA Editor 中的布局布线的粒度单位。同时,组件也是表征器件时序的最小级别。  j& |! @$ P, B& I# O% l

. \6 Y) \* T3 p, L; o0 V$ W组件接口. z% n2 Q6 ]0 A  B) M0 ]! l
是对 Mentor Graphics 组件如何与上层层次模块进行连接的描述。是对模型注册表的端口描述,大致等同于 VHDL 中的实体端口列表(及其结构体声明)。
: Z% Y5 ]3 j5 _+ A: P" B
6 s! l; I/ L7 n* i1 D# \7 u. h组件接口浏览器 (CIB)
; a% l# G+ V+ y! K是一种程序,允许设计人员查看和编辑组件接口。在大部分情况下,您可以使用该浏览器从组件模型注册表中添加或删除模型。4 t1 }; ^$ }3 w# A4 J- S

$ \# M( k2 Y2 O7 _* o! D5 \9 E% V配置
% K# i/ N* e+ K% B3 T( w7 T将特定于设计的比特流载入到一个或多个器件中以定义逻辑模块、及其互连和芯片 I/O 的功能性操作的过程。
9 J. ]4 q! ~+ _5 h% n! i' Z$ A" m  b: m; c0 m, r3 Q+ g
配置文件/ p. c3 C3 A7 V. w" |( f1 U
包含了对 FPGA 器件或 PROM 进行编程的比特流的文件。 该文件格式可以是二进制 (.bit) 或 ASCII 格式(.mcs 或 .rst)。- j9 v( R- u; x+ P4 b5 G4 F
" H" C, r9 D' R7 `  D
配置模式; H5 o9 g* F  {! [+ ~
配置模式是 Xilinx 配置电缆上可用的模式。它们包含 JTAG、SelectMAP 和从串模式。
0 l  o3 I% D5 z- G% |
# B* Q8 [4 \7 M: O! ?配置引脚
3 \8 L% A" u9 r- M+ x/ Z, Y7 u用于将特定于设计的编程数据载入到一个或多个逻辑模块中以定义器件内部模块和互连的功能性操作的引脚。
$ c$ t) Q9 i6 B; m! C2 Q1 u0 R+ i" ?$ |8 W0 S5 m& L
配置空间! z# t" c0 ]0 n7 h: e
是 PCI EXPRESS® 架构中的四个地址空间之一,其他的地址空间为 I/O、存储器和消息。带有配置空间地址的数据包用于配置器件。5 i( c7 s2 b$ Z/ [( y2 `

* F/ J; `" a; Y0 E" n' n5 t7 {( }6 n: m+ A1 A控制台日志7 z  r( ]# j4 j
在会话阶段调用命令的记录。9 d: c7 W. G  }6 \

+ q, D  @+ c/ O. V  _- J$ T4 y约束集" @9 L/ }& y7 r  ]9 y# f
约束集表示一个或多个用于分析和实现目的的约束文件。它们通过 PlanAhead™ 软件中的“源”视图来管理。您可以使用不同的约束集来试验不同的约束或探索不同的器件的实现结果。
2 O6 z7 @0 n" o  P
' F# e6 I* q* Y3 Y  U约束* o& V8 h6 O- Q* {4 b4 N7 L+ A
实现过程的规范。约束具有如下几种类别:布线、时序、区域、映射和布局约束。使用这些属性,您可以强制逻辑(宏)放置在 CLB 中,确定 CLB 在芯片上的位置,以及限制触发器之间的最大延迟。PAR 不会尝试更改被约束逻辑的位置。1 Y5 z+ t0 `: T1 k0 f
7 k( @& j. p) Q) I1 T% O2 J
约束编辑器
* R) j) o% }6 @; }- S* t3 c8 O! P8 H是一款 Xilinx 软件,您可以使用它输入时序约束和引脚位置约束。该用户界面可以指导您在无需了解 UCF 文件语法的情况下创建约束,从而简化您的约束输入。; H3 e! G& K+ Y2 e& o. ]* P
( {+ {- S1 S5 w% D- S: {
约束文件
/ ]' m, c2 s1 J. H* I7 d+ B' E( r是用文本格式来指定约束(位置和路径延迟)的文件。其他的方法是在原理图上放置约束。
: O" v) Q" R7 n: A
. S+ z$ c5 N9 d! y竞争& s( z& {8 X7 u8 q% f2 w; ]' ^  q
多个冲突的输出驱动同一网络的状态。
- u, O0 V, [: _2 j; F) A' f
9 D! M" W2 `# `! J' l; X$ BCONVSTR
' O# ]( K3 z: v; V- y; HCONVST 寄存器1 k- c$ _5 K, J7 X9 `6 H( Q

  k/ ^1 {  n5 ~% _CORE Generator(IP核生成器)
6 j# V2 U, c* g5 U& \是一款 Xilinx 软件工具,它提供了为 Xilinx® FPGA 优化设计的参数化IP核。CORE Generator™ 工具提供了现成的功能目录,从简单的算术运算(如加法器、累加器和乘法器)到系统级构建模块(如滤波器、转换、FIFO 和存储器)等各种复杂的功能。
( M, @+ x; {% s- }7 {1 y' y6 e6 T+ u5 U# r: Q( a) l4 s
IP核
7 _7 a/ r7 N. g9 a2 _6 U0 ?在半导体设计行业中,是指预定义的功能,如处理器或总线接口,通常已从软件开发者那里获得许可。您可以直接在芯片,如固定逻辑或可编程逻辑器件中实现IP核,可以在产品开发过程中节省芯片设计人员的设计时间。与 Intellectual Property 同义。
+ \, e% V8 ]; {8 T1 z1 N. E( M0 U9 M) k1 b
计数器
' d. o/ W4 y; Y是由寄存器组成的、用于计算脉冲数的电路,通常会对预定的脉冲或一系列脉冲作出响应。也称为分频器,有时也称为累加器。$ G+ i0 s; T( C
9 H3 @6 s( \6 R
CP
* A5 l8 {0 d: B1 S& a$ j循环前缀
* y) X3 }% W) [
0 R2 X' R- s+ S# m5 k- ZCPHA
+ S* D( g% e3 `7 _$ q3 @  F7 h4 W时钟相位
  Y. J: N8 {3 x* S0 i# j! T5 p* g6 B/ n- H2 ~/ \
CPICH% G( u& y0 t6 q) X- c
公共导频信道' R0 E! P, T9 C, u" o5 D) K! F1 a, |
  }4 ?& [9 X- y; q' o8 {; w$ A' Q
Cpl+ ]' j) D* m7 w& i/ @, I
完成; D+ f- }  p7 _2 q# o* p5 F' {2 C

* O6 p& Q  C4 O) d4 W, x' rcpld8 }  a5 ?( b; A6 d. B, g6 W0 B
完成数据* \  Y, R/ v- A  j; |5 G

; B1 h3 V! v* B  |5 ~CPLD+ m$ @# t4 G7 z" I
复杂可编程逻辑器件 (CPLD)。是单芯片的逻辑解决方案。逻辑密度通常少于 1 万门3 p2 Y  m2 o5 d5 ?

9 P! r0 C0 K) OCPOL* j; b% Q- ~  b! m
时钟极性0 {6 O/ P1 D3 T: U; l1 {

2 X4 W& v4 @- J, E4 ]CPRI
; }) R8 r, H9 {+ g) c! M通用数据包无线接口
6 A/ a$ k) z, `! {* W% @: x, A- E4 p( j9 t' ~+ ?0 _
CPU) k+ f, M$ q" `! V  q
中央处理器单元
& X# q. `; i- |# }7 T, l3 q. m1 @: U5 a/ Z7 K
CR
" \7 E) E# m- h. [2 S控制寄存器7 c2 ?7 v/ d9 j; R! R0 z8 z
& W: s. H! P2 J. {2 M
CRC- q7 v* D! U" K; Z( j+ d4 B7 a4 ?
循环冗余校验
. ^5 f7 Y3 L0 R' V
+ W# a( Q# |& g0 r* X2 y$ g关键路径
. _: z$ n- Z) Q/ C4 ^组合逻辑部分的某个信号,由于延时过长而限制了逻辑的速度。存储元件将确定关键路径的开始和结束位置,该路径可能包含 I/O 管脚。4 {6 }; }$ @4 a9 z

- G' @$ }0 I; |# S2 o0 m交叉探测
6 m) W$ m, l8 A0 m% h) M" y. N' w软件工具间的交互通信。
& z7 b) W2 n# K) j/ d7 S* u, u* e# h, }9 D; j/ V5 X
CS
% f) L( ?+ B, [0 n" t芯片选择
5 L' L( z+ ^: I+ L: c  t6 A6 r+ s" @/ a& y$ ~, c- l
CSMA/CD
6 G5 j1 j5 [+ E5 t* X( X带有冲突检测的载波监听多路访问4 b- e1 P. C- _" z; Y
; F  L' a' c3 n1 B2 F8 p; C! Q
CTI
0 b" y9 C4 n" ?+ `2 W交叉触发器接口
7 s9 T! u# N" D. y, s# f
5 r! `9 l8 O& h: F2 D& AD

; d# y, a+ e9 o+ b/ }: ~# p' M7 }. X* F3 v& Y& `
DA! u# u9 T7 l8 W( S0 `' W+ P5 n) x
目标地址
8 t# N0 e' h# I2 K5 H3 K0 J& g; T" T/ g  x# r2 B
DAC, F8 M% y& Y2 S- X1 }
数模转换器
- b% e2 X5 t: B# K7 z2 @" c4 X( ?
菊花链
( w' Z, P9 b, V) ^在一个文件中串联的一系列比特流文件。您可以使用它对菊花链开发板配置中连接的若干个 FPGA 进行编程。+ l) V" d; _6 t- I

' _7 Q" X6 ?( M! T5 t; G& Y  Y+ Y6 Y; i悬空总线
" a, I8 h+ @- K/ T一端连接至组件引脚或网络,另一端没有任何连接的总线。在总线的末端有一个小实心方格表示悬空总线。
- V8 s! {* f0 w  `
6 x' w4 A  g' I6 w* `悬空网络
& L9 |5 P' ~, [" F9 O; @, f一端连接至组件引脚或网络,另一端没有任何连接的网络。在网络的末端有一个小实心方格表示悬空网络。  _- J" A7 S: ~% e- G6 t( `; [
6 K! D. q! R. Z
DAP
  C  k% u! |. w6 r, ]9 Z  o* X: t调试访问端口
, n6 f: S7 V5 `: C- |( X3 S" h
1 h8 [+ R; o- s# i+ v数据中心1 \) t; ?# ?4 ?
服务器、网络设备、存储设备和特定应用设备可协同工作,为云计算提供支持。
7 i, `1 H9 s0 R- U6 \3 H& u- f% H" y4 P/ e
数据链路层) }5 {5 \+ d) l$ g
事务处理层和物理层之间的 PCI EXPRESS® 架构中间层。
! R0 Y( N1 E* c; }4 E
& a$ n7 s0 i8 G0 f+ U8 Q; f+ _Data2Mem   b- e2 u/ L. ^$ P
此 Xilinx® 程序可以轻松地将 CPU 软件映像合并到 FPGA 比特流中,并在 block RAM 构建的地址空间中执行该软件。
' U7 e+ y/ z* x. S3 t. x8 K& B4 Q6 R* D& U- G
数据流建模
, h( {% y* ~+ D7 U使用并行的信号赋值语句。5 m5 k9 q2 ~, k5 D- Y: I4 v6 R, a

+ g& V: `0 ?7 p9 A* p1 \4 k( SdB& K: r8 l* v$ q1 x$ a1 y# g6 m
分贝0 G$ w- l; A: J2 ?& f" I

# M$ u5 M  p' _/ R- G0 kdBc0 y* u9 Y; m) U* M: c
分贝相对载波
; B+ _% w4 I. B# j0 v3 e& Q: X2 x2 K' J! T$ M7 N7 q' g* |
dBFS5 k- X" r9 H3 }9 s4 k
分贝相对数字满刻度
; |8 e/ g9 t0 s
. _4 A+ d* l/ ^* UdBm
. Z: X0 B/ P2 R- X! D) ~0 {分贝相对一毫瓦
. t5 D7 v$ o* f7 u5 G% s: [% y( ]5 ~" g. W( j2 Q0 c2 l
DCH, w: d0 w& p) e; p" G7 t
专用传输信道
7 p9 P& n0 b/ g/ g0 o
2 A; R+ y" `& P# q& A3 mDCI' g/ R3 ?; E$ L
下行控制资讯" J. ~, Z5 z4 @; i2 q6 \4 z! m5 l, w

9 l! P: N3 G% |0 E2 O& ^DCL9 c' U( D5 }* D9 q% Y0 s, G0 \) b
动态控制层# k3 c/ K' \" E! R( d, B

$ b  Q0 X9 K+ E2 ]. w0 ~DCM
) g4 [- S( P5 q/ v* P5 D数字时钟管理器。是一种设计元件,它提供了多种功能。它可以实现时钟延迟锁定环路、数字频率合成器、数字移相器和数字扩展频谱。( r  V8 @( C4 @. U$ t7 {
6 H+ q- G8 w, f$ b' D$ Y
DCR# V& l. V, e' R9 ?# u/ o, f
器件控制寄存器
$ f# x2 J+ V+ R& V/ b$ s6 h1 v( W: |- g$ P/ g0 k" L
DDAR& H9 u9 `' w, b) r! m4 B; U" I
DMA 目的地址寄存器
5 b+ Y0 P4 k7 F; n, d& w5 w* J1 E; J+ f. j0 x
DDR/ z7 y' x+ t8 b1 ]1 D) g4 k0 t6 l
双倍数据速率5 X) P6 t; k( o& R7 y5 O" d
- L. ^5 w2 I: K
DDRC
2 M5 J5 ^  t0 E% o! u双倍数据速率 DRAM (DDR DRAM)存储控制器
' U+ m  T: O9 l7 W$ V" @! \
: E" X) l2 A4 X; l$ a$ a# e7 |调试
+ ^  t/ O1 P# I% y6 R, Q; b% T4 H读回或探查配置器件的状态以确保该器件能够按预期在电路中正常工作的过程。
3 C1 g1 w8 b7 ^8 P
8 R- j5 d6 x' s5 L0 C( F, YDECERR 0 T/ d7 G. m4 S3 G) ]4 ~& C; f
AXI4 中的解码器错误状态。 另请参见:MDE。
% _0 _  N0 J' A
& G; N! `2 g0 N6 K( Q1 j声明的信号! `% U1 O9 z. d! y: K
这些信号不是输入或输出信号。它们是器件中的内部信号。
* N/ w7 E5 @+ Y& b0 j6 L) e- x; e* _7 {' n5 d/ y. f9 |
解码器; h3 S+ Q+ Z( l+ T3 r, _, K
将二进制信息的 n 输入转换为 2^n 输出行的电路。 它与编码器相反。% U. b1 q/ _+ F8 t$ B) T
3 L% j& @( @+ Q# l$ M
延迟锁定环路 (DLL)+ Y, K; h# S4 U6 `* C% k. t
是一个数字电路,用于执行片上和片外时钟管理功能。
, T' v: d; j) }% o' n4 T+ S( R* x
0 Q7 z0 X* `" X& F4 a, F& y8 r4 s' w密度4 u7 R6 K( X6 a3 s. X  @8 C( {
器件上的门电路数量。* P7 J- J* s( h2 D  [; K9 T
! U! a- m2 Q$ z+ a6 _4 [+ E; [
设计( g, i% q4 ^- _( g& P$ y) I
可以将设计定义为网表(elaborate后的 RTL 或综合网表)、约束集和目标器件。您不需要创建设计便可使用 PlanAhead™。在 PlanAhead 当前会话期间才可以在系统存储器中保存设计数据,您可以使用这些设计数据分析设计快照并启动。您可以使用任何外部用户约束文件 (UCF) 来启动实现进程。每个项目网表支持使用不同的约束或器件的多个设计。
; |; ^9 H. Q  Y& G( J- p5 [! U# [( z% j* y2 i# m! B: `
设计输入/ S2 r4 x* j3 @6 K  O5 w' {& l
设计者用来创建芯片的方法,如原理图或硬件描述语言。
0 g7 `7 D) u: e) T) m9 `6 H8 L0 q9 `, z/ A  c* f' _, a
设计实现设计实现规范是指通过位表示的底层组件来真实实现设计的过程。* G# I" d* C; l$ q8 u3 H0 I
这不同于设计的功能规范,它指的是设计或电路功能的定义。
- X5 F3 r8 q' B4 t  b5 [
: U- ~3 T) c0 q" D0 j$ i, U设计规则检查0 O! n& i# Y5 o  T: B7 _8 _5 C
设计规则检查 (DRC) 是一系列测试,用于发现设计中存在的逻辑和物理错误。' t$ a3 D" N; ]8 w: W2 F

5 _( |2 i+ J; F1 L; p" `设计规范$ y+ R. h/ G8 f( t4 V- g
用于定义其功能的顶层设计。规范功能是根据行为或结构基元来创建的。您可以使用以下两种方法来输入设计:图形描述(原理图)和文本描述 (HDL)。
$ `* d% K: j7 d; w6 m* p. y" \0 j) t" e' E4 t" V0 S
目标& p/ G0 G2 d1 X( D' `# j' f4 V7 X  F
时序分析路径、同步元件或引脚的数据输入的汇聚节点或终止点。' M8 @# l) ^4 L7 \+ Z' S

. _" z9 U" T8 X7 yDEVC' k: n7 W# P  S. P9 M9 a* g
器件配置单元& C1 W- I1 f- q" M

; z0 r1 a- t' a/ k  W" M器件$ E) ~+ F8 o0 y! i
器件是在制造期间使用半导体材料制成的集成电路或其他固态电路。每个 Xilinx® 架构系列都包含了特定的器件。
* y6 s, b: \0 q* o3 i$ h6 Y4 v) d- @$ R; @' M  V: i
器件模型! w, n) r+ R* J- V" y8 B+ K" V
使用 VHDL 语言对数字器件(在其环境中包括器件的结构和通信接口)的内部和外部视图进行的描述。
; J4 h0 b  w* {& v5 r" k" U/ B; H, s2 \( m& b% @4 s& n
DFE, r6 f! O' S8 \7 H+ B
决策回馈均衡器
5 ]( z' X6 i1 }/ M+ r. J/ M4 W9 ?% f/ ~5 D0 E% ^. S- n2 p  e! T1 d
DGIER$ P1 M( G, G7 l2 C" S; T) `
器件全局中断使能寄存器
! ?3 q* s6 u- s, ~7 p8 Q; B/ s% b. [5 g6 S5 t* B& I
DIC
, Q6 O* T/ k) D5 S5 Y5 b& Y缺损闲置计数7 j$ H' N8 Q6 c# S: x3 N7 T0 o. u
1 b4 A. }. f6 k
差分对
7 L5 I* }7 S: Q) \差分对等同于 LVDS(低压差分信号)和 LVPECL 信号。某些器件已引入了差分信号。您可以使用两个引脚将这些信号连接至该器件。这两个引脚称为差分引脚对。每个差分引脚对具有正极 (P) 和负极 (N) 引脚。差分信号的 I/O 引脚可以为同步或异步,输入或输出引脚。您可以将引脚对作为同步输入和输出信号,以及异步输入信号。但是,只能将某些差分对作为异步输出信号。差分信号需要一对引脚才能实现几乎同步的切换。如果驱动引脚的信号来自 IOB 触发器,则它们为同步信号。如果驱动引脚的信号来自内部逻辑,则它们为异步信号。
4 ^3 C" o2 h8 z# ~+ S7 I1 M4 z( J8 I( {  C2 r5 P
DIN 引脚
7 E6 f3 Q$ f- A' @2 i8 L将比特流载入到串行模式中的 FPGA 引脚。" [" l, w2 Q  ?4 j: w: D

% F) o( U# L$ L* N7 C' ^- E* f直接互连$ v. h, ~; P% B, C2 x3 X
使进位与 CLB 行与列对齐,从而将进位传递并连接至计数器触发器的网络。; Q0 {) u; z) s: R) v

( W: ?7 x( A2 S9 T# ]DISR* t# f4 j+ J2 f, M8 i, u& t
器件中断状态寄存器% }6 `2 Y+ r- V0 ], S! F4 D' F  ]
9 A& d$ H1 @- I' [- r* u0 v/ a3 k
分布式 RAM% B: g! A0 ~" F/ ?0 c+ t8 ^% e
是分布在 CLB 中的可编程逻辑中的 RAM(随机访问存储器)。您可以使用分布式 RAM 更改函数生成器(查看表,即 LUT)的地址值。# O) ~* B. ~/ w: N4 k
" G6 ^+ g. t1 Y/ W& }
分布式 ROM
; V0 w4 p$ k2 P7 J" T是分布在 CLB 中的可编程逻辑中的 ROM(只读存储器)。. {: K  r, v. O$ @4 ]/ W2 b0 f: W

. w$ }6 Z9 W2 H- M. ]8 w2 j( ?; z$ gDLC
! e; W4 s4 v+ J2 i" B8 q0 y数据长度代码+ s1 `9 _& y4 K2 V( g. X
' H, h: X/ g& w. `
DLL" ]$ j, I9 ^. Z; }3 f4 r' a4 }
查看 延迟锁定环路
5 G& S; v4 O  e
+ h2 K: X; Y9 F3 ^# }9 JDLLP( I; \4 R. x7 d9 M6 ~
数据链接层信息包
. P9 m3 U9 s/ b& v2 a' s# h! y( W& s6 v
DLMB
* R' ~4 v9 N* U8 S4 A  w数据端本地存储器总线3 y4 N$ S0 L3 B4 a

* w3 D$ C$ }: g& I9 IDL-SCH
- z* s5 p4 P2 ~4 c! c下行链路共享信道# G, F* r  {; T( |4 L

0 m' e( Y" ~; |, z+ Z6 f' XDMA* _3 q: W  N2 Q( O
直接存储器访问
! ?5 t- i. P, G+ m% [* k( @* i1 m# d8 x
% O7 t: d$ l9 }' |/ a. _  W
直接存储器访问控制器
& E9 P4 ?) t/ k3 G7 @% p: y
9 l2 I4 q* q" N2 |DMACR* i. P: c. }( _. I, Q
DMA 控制寄存器
) A- F8 x9 `' I! @9 a' a( i) s1 h+ i1 w* x6 t$ `  X! B
DMALR# L) E$ R$ `1 X8 U8 O
DMA 长度缓存器
/ ^2 h0 U, b9 Q* b) G0 O6 P, d* R) F/ Y( v1 Z+ ?
DMASR
; Q, t( J2 I" F/ o: wDMA 状态寄存器7 Z; ^: G1 }/ ?0 o8 A
  }8 D3 j, y; H  a8 o# E7 z
7 ?$ Z6 C# k" b
当变量的值对输出没有影响时,则可不用在乎该值。Don't-care 值由真值表中的 X 来表示。
* {6 F3 F: e% M: a8 c( L' E4 M& x" ~' w5 l  w: H* z
DOPB! B3 t2 q& N! n/ H0 k+ I
数据端片上外设总线
1 V4 X* y" W3 L  [; @+ f& l: M7 c; k) n# l; P0 M! ~6 g
倍长线
' S+ Y8 P1 ^& a0 D2 s仅切换任何其他交换矩阵的互连线。; t. T2 z: F% v1 v8 d
- [6 D( t6 q. ~+ z0 C2 f: z# F
下载
% i6 e( n! n+ C  f. R下载是将数据发送至器件以进行器件配置或编程的过程。6 ^  N* i8 t# s) ^" h
1 O1 ]5 O3 I$ @. {2 }3 F& w
DPCH& `( ~9 v9 Z3 j/ ~+ ]0 @
专用物理信道) |1 Q; t( T$ I
7 b' h* Q! m; R& O7 N" z
DPRAM
5 d! c1 o' N2 ?' X1 R# k) H双端口随机存储器
, X, E  r: V' ~  x
8 m/ J0 w9 p6 `DRAM: ~% S% \8 p8 T* |% ?
动态随机访问存储器5 ^& h0 q) ^, \1 r" Y
* C3 z, t+ {" t* d7 O
绘制的宽度& V; T! X( M: f: X
机器校准的门电路宽度。/ b7 J+ r/ X; X, \/ C& i
! ~$ ?( v) z- }3 A( k$ V5 h' Z
DRC5 _7 Y& V' m, E: T3 `% {: i+ e
设计规则检查。 用于检查 (NCD) 文件中是否存在设计实现错误的程序。
" M: R$ H  A" V; Z( f5 F
. r, m8 B1 D. x# NDRE$ l" g7 T# R7 q6 ^
数据重排列引擎
7 F6 l5 m; X4 y- f
# R, U! a/ K" U& A9 z& lDRP
# A  f! i5 r: t9 h, _动态重配置端口9 x! N$ g& f) y+ l- Q# u" _& @
7 P1 E4 l. b6 N9 R$ H4 V
DRR& }+ `5 l. N; u, f, P
数据接收寄存器
) V; t9 P2 M+ Z! i1 E* y! Q1 k' e
7 Y; O6 U& V8 z2 O7 D- cDSAR
- k) v( z5 \  G# lDMA 源地址寄存器
0 }; A! p. P) D- H- }/ ~! N7 Z, ?' P2 Z: ~" l
DSN
1 `( ^+ P4 U$ ^4 A4 ?器件序列号, J& _! L) r$ E; t

9 I5 S& [7 i8 E' SDSP
7 A! v! Y# E5 Z0 _9 I2 m! j数字信号处理. 用于大量数据信息的高速处理、具有优化架构的专用微处理器。可用于音频、通信、图像处理和其它数据采集和数据控制应用等。可发生在专用 DSP 处理器、固定逻辑 ASIC 或可编程逻辑器件中。因为在芯片上是以并行的方式进行处理,所以 FPGA 中可以实现一些最高性能的 DSP 系统。
. `0 m8 K& ^3 L; ?4 l. I: T: U2 q) ~* n* `) s( k) i. E5 ?& Z
DSPLB( u5 f' w) P9 v# e/ P; R: P0 T
数据端处理器本地总线; p( j) V/ W9 V

8 ?6 `& `: l4 P! P! D# v, E$ iDSRR
7 z2 H2 [* i$ i( k& S5 K1 ?DMA 软件复位寄存器
+ C# ]0 \! U7 D0 C; A! Z# H
0 `7 Z' k  G: G3 P7 h5 @6 KDTE
; h# Z5 t) U- Y+ J; h" s数据终端设备
1 k) }+ ?3 J4 z
! Y' u# S, q5 ^. Z' fDTR
1 E# h3 g) z7 K1 ]) ]- j; w/ r数据传输寄存器
- G/ R9 \) H) N! l( r/ c7 ?* h# k4 K4 D; s* h
DUC7 X' @( S3 ]% g9 \* s
数字上变频- B+ a7 i9 D4 }% K6 @+ L5 Y) j7 m

4 q; _) Q- M0 h2 UDUT
' _1 F: U* O0 x' y) l待测器件# c  N- R5 t& i8 o& Y, y$ c" D

5 L0 _6 \+ q! S: F. T& s) C. A- o占空比) v4 x* P# A3 @* k" m
在数字电器中,该术语用于描述数字信号在一个周期内处于高电平的百分比。例如,60% 的占空比表示电压处于高电平(逻辑 1)的时段占整个周期的 60%,而电压处于低电平的时段仅占整个周期的 40%。
5 Y3 J! T! _0 ?) S
6 {$ [7 N/ H* o- w. Y9 \" @DVE0 T% O: v7 l% N3 G" i6 X
搜索可视化环境
; F$ s( B3 @8 [; X. L
) w8 x3 H6 e4 wDW, DWORD
5 ^0 E% [( G. E2 T4 h% ^双字四字节

+ \* i: R( F/ u
/ d# H- }: q( }* f' M% k# y# {7 ?3 f8 [$ ?3 S! v

, M* i& [2 r/ X  R) e; K* I4 P0 U. L) C2 h
5 c6 o& Q. n" p1 t# Q( ]' S, o

该用户从未签到

2#
发表于 2019-8-13 18:46 | 只看该作者
很实用的东东,谢谢楼主分享。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-25 01:42 , Processed in 0.187500 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表