找回密码
 注册
关于网站域名变更的通知
查看: 5316|回复: 25
打印 上一主题 下一主题

PCB中电容摆放的先后顺序

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-11 18:44 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
因为小电容滤高频,大电容用来滤低频,再PCB里面摆放顺序无论进出都是先大后小
+ P: s0 q+ N8 m
  • TA的每日心情
    开心
    2022-5-22 15:49
  • 签到天数: 1 天

    [LV.1]初来乍到

    推荐
    发表于 2019-5-11 19:23 | 只看该作者
    假如把芯片位置比作圆心,小电容围绕圆心放内圈,大电容放外圈。无论大小电容,都尽量靠近芯片。信号从输入到输出依次经过:大电容、小电容、芯片、小电容、大电容。粗浅的认识。

    点评

    请问这样做为什么呢?  详情 回复 发表于 2019-5-14 08:06
    正解  详情 回复 发表于 2019-5-11 22:32
  • TA的每日心情
    开心
    2023-4-13 15:06
  • 签到天数: 1 天

    [LV.1]初来乍到

    推荐
    发表于 2023-4-16 15:25 | 只看该作者
    我认为要从电容的用处出发来看待. 输入的电容目的是滤波, 输出的(大)电容目的是去耦,小电容是滤波. 并且输出以去耦为主导,所以先大后小 .  应该是 10楼答主anguchou  所说的 DC-DC 类型 .
  • TA的每日心情
    开心
    2025-11-22 15:00
  • 签到天数: 1286 天

    [LV.10]以坛为家III

    推荐
    发表于 2019-5-14 23:17 | 只看该作者
    dl2017 发表于 2019-5-14 20:56
    - h/ l2 N+ j* \* a大电容滤波的作用范围比小电容大

    ) ^9 n/ \/ D: w# @; ?+ h: x( U, L3 ~那也是应该小电容靠近输入的芯片端啊?输入信号经过外部的干扰后,先被大电容滤除低频的杂波,在被小电容滤除高频杂波。最后进入芯片???
    - Q0 U" v! h, K! S( i  \+ k
  • TA的每日心情
    开心
    2025-11-23 15:00
  • 签到天数: 2154 天

    [LV.Master]伴坛终老

    3#
    发表于 2019-5-11 20:17 | 只看该作者
    不完全正確

    该用户从未签到

    5#
    发表于 2019-5-11 22:32 | 只看该作者
    dl2017 发表于 2019-5-11 19:23' t8 O* Y" x' [" m- N. v8 N
    假如把芯片位置比作圆心,小电容围绕圆心放内圈,大电容放外圈。无论大小电容,都尽量靠近芯片。信号从输入 ...

    # t* J* _3 X1 h! ^9 q" V' m3 y正解
  • TA的每日心情
    开心
    2025-11-23 15:00
  • 签到天数: 2154 天

    [LV.Master]伴坛终老

    9#
    发表于 2019-5-12 11:48 | 只看该作者
    本帖最后由 anguchou 于 2019-5-12 11:54 编辑
    # Q+ F% ?7 I, g. _. [+ \+ s0 m  A+ m- b) |
    大电容用来滤低频      也是穩電壓
    $ U$ `( S7 a) ~/ t1 @2 L6 n所以要看當什麼
  • TA的每日心情
    开心
    2025-11-23 15:00
  • 签到天数: 2154 天

    [LV.Master]伴坛终老

    10#
    发表于 2019-5-12 11:53 | 只看该作者
    本帖最后由 anguchou 于 2019-5-12 16:45 编辑
    & c4 A( ~- ?- k3 {
    # }4 E  S) ?6 a2 A' H, ?" p5 J不一定都擺前面
    $ w* I8 y- q3 q2 e0 w4 |0 U* S. o0 f
    是 Ac to Dc  , Dc to Dc 還是 目標 IC 的電容  的 哪裡7 ?; {. K$ I+ k! j. K
    如果你是 RD 有 Debug 經驗過 你就知道擺放差別. x8 T  A* `% M5 e1 v5 @; s/ n

    该用户从未签到

    11#
    发表于 2019-5-12 19:04 | 只看该作者
    楼上说的 很对

    该用户从未签到

    12#
    发表于 2019-5-12 22:05 | 只看该作者
    应该是小电容靠近芯片,大电容远离才对

    该用户从未签到

    13#
    发表于 2019-5-12 23:31 | 只看该作者
    根据容值大小来决定,容值越小有效半径越小,需越靠近器件管脚。
  • TA的每日心情
    慵懒
    2025-6-16 15:22
  • 签到天数: 13 天

    [LV.3]偶尔看看II

    15#
    发表于 2019-5-13 08:51 | 只看该作者
    小电容靠近芯片6 ^4 x+ V+ ]* S) P
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-24 13:12 , Processed in 0.171875 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表