找回密码
 注册
关于网站域名变更的通知
查看: 1535|回复: 11
打印 上一主题 下一主题

请教大家关于fpga和sodimm布线问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-4-1 11:18 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
最近在搞一块板子,用FPGA控制sodimm内存条,遇到一点问题,布线的问题。! O# w+ A# e7 |. R) u, M8 Z# s9 X6 [3 u
sodimm的引脚间距很小,我设置的焊盘间距是10mil,而我从fpga出的线选择8mil或者6mil,这样无法从sodimm的两个焊盘之间穿过,所以远离fpga那一侧的线就不得不打孔,不知道这样会不会有影响,或者影响大不大。需不需在对称侧的线也打孔补偿。我从来没搞过布线,实在不会了,请大家赐教。我希望sodimm可以跑到400M的数据率,时钟200MHz

fpga-ddr2.GIF (24.15 KB, 下载次数: 5)

fpga-ddr2.GIF

该用户从未签到

2#
 楼主| 发表于 2009-4-1 11:19 | 只看该作者
图中红线标出的是fpga出线的部分

该用户从未签到

3#
发表于 2009-4-1 11:31 | 只看该作者
本帖最后由 旅客 于 2009-4-1 11:32 编辑 / C5 n2 f! B! B6 n

  w7 Q3 w! W0 T, W* ~1 x% R& J打孔了,只要保证一根线不多于两个孔就好。可以参考一些工板。

该用户从未签到

4#
 楼主| 发表于 2009-4-1 11:33 | 只看该作者
请问你的意思是说同一组里面的,比如dq0-dq7,一部分线不打孔,一部分线打孔,没什么太大影响是吧,前提是不要多于两个孔

该用户从未签到

5#
发表于 2009-4-1 12:28 | 只看该作者
我们公司BGA都是打孔出来的

该用户从未签到

6#
 楼主| 发表于 2009-4-1 14:52 | 只看该作者
我的意思是这样的,有些信号线是从bga的外圈出来的,所以不用打孔,有些就要打孔,这样会不会“不统一”
头像被屏蔽

该用户从未签到

7#
发表于 2009-4-1 15:28 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

该用户从未签到

8#
 楼主| 发表于 2009-4-1 20:18 | 只看该作者
本帖最后由 laoniao 于 2009-4-1 20:25 编辑 * _) W# W6 _; i! U; h2 J" M

/ s& r2 }, e6 s" a唉,我要是会仿真就不出来问了,而且时间也不够了,第一次搞这么大的板子

该用户从未签到

9#
发表于 2009-4-1 21:08 | 只看该作者
不要超过三个孔都不会有问题的.

该用户从未签到

10#
 楼主| 发表于 2009-4-1 21:29 | 只看该作者
多谢你了

该用户从未签到

11#
 楼主| 发表于 2009-4-1 21:29 | 只看该作者
多谢大家帮忙

该用户从未签到

12#
发表于 2013-3-21 13:44 | 只看该作者
LZ还有上论坛吗?有内存条的封装吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 15:43 , Processed in 0.187500 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表