TA的每日心情 | 开心 2025-11-17 15:07 |
|---|
签到天数: 1107 天 [LV.10]以坛为家III
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
1. 静电放电之前静电场的效应
" @3 V2 ?+ u) _ 2. 放电产生的电荷注入效应
8 _% u, a$ J! Q& P9 o; E 3. 静电放电电流产生的场效应( ]7 m/ n; Y+ A
尽管印刷线路板(PWB,通常也称之为PCB)的设计会对上述三种效应都产生影响,但是主要是对第三种效应产生影响。下面的讨论将针对第三条所述的问% _: }; A7 S) g2 G
题给出设计指南。1 ]) Q' ]. C* V: l! c/ H; ^
通常,源与接收电路之间的场耦合可以通过下列方式之一减小(这些通用方法也会在其它讨论场的章节中提到):0 I8 U' D2 A6 C' m' }6 M/ d, b$ [
1. 在源端使用滤波器以衰减信号
0 |' Y, r( c5 _1 b( W 2. 在接收端使用滤波器以衰减信号. O" Y% M% w, a( |/ |
3. 增加距离以减小耦合! R5 W+ z# g. S5 }7 \5 w& I
4. 降低源和/或接收电路的天线效果以减小耦合8 Q3 ?; B* @1 U4 U
5. 将接收天线与发射天线垂直放置以减小耦合
$ C) r0 i' G" t/ E 6. 在接收天线与发射天线之间加屏蔽; p+ W6 E* q2 `0 G" y
7. 减小发射及接收天线的阻抗来减小电场耦合! ?, Q4 p% J1 @: A4 y
8. 增加发射或接收天线之一的阻抗来减小磁场耦合
P3 H& k* W& q9 n+ w/ M" B; t 9. 采用一致的、低阻抗参考平面(如同多层PCB板所提供的)耦合信号,使它们保持共模方式
2 i5 X0 w9 b7 K" a3 X6 G6 j- g; }3 T [
在具体设计中,如电场或磁场占主导地位,应用方法7和8就可以解决。然而,静电放电一般同时产生电场和磁场,这说明方法7将改善电场的抗扰度,但同时会使磁场的抗扰度降低。方法8则与方法7带来的效果相反。所以,方法7和8并不是完善的解决方案。不管是电场还是磁场,使用方法1 ~ 6与9都会取得一定的效果,但PCB设计的解决方法主要取决于方法3 ~ 6和9的综合使用。 J8 S, Q2 h9 }; d3 u/ u5 \3 s
3 u7 ^) g: C* {$ p0 A$ J二、使导线长度尽量短
' b2 C( A+ w, n" [8 R 天线要具有较高的效率,其长度必须是波长很大的一部分。这就是说,较长的导线将有利于接收静电放电脉冲产生的更多的频率成份;而较短的导线只能接收较少的频率成分。因此,短导线从静电放电产生的电磁场中接收并馈入电路的能量较少。
1 {6 b2 y$ m! h' s- V/ L+ v6 X" Q; E) h 使导线尽可能短是一个比是环路面积尽量小更容易实现的措施。因为它不象信号环路那样不容易识别,环路面积的尽可能小不可能立即看到,而导线的长短则是很显然的。有关设计步骤如下: ]5 F ?$ n C5 { G/ b, z
7 D' a/ X! M) z! ?# \
a) 使所有元件紧靠在一起,PCB设计人员不应将元件过于分散而占用更多的面积;, W6 l7 ^0 U M- B+ J) u5 O1 {
b) 在相关的元件组,相互之间具有很多互连线的元件应彼此靠得很近。例如,I/O器件是与I/O连接器尽量靠得近些;4 E Y, O) _8 o9 ?" S4 X
c) 如有可能的话,从线路板的中心馈送电源或信号,而不要从线路板边缘馈送,如图27所示,中间的馈送信号使大多数元件的连线最短。当线路板为正方形时,这样做的效果最明显,当线路板狭长时,效果则不很明显。但只要可能,还是应该尽量这样做。
7 e. L8 X5 W0 h+ I$ l' M v 前面提出的PCB设计规则主要针对静电放电电流产生的场效应。但值得注意的是,前面介绍的降低天线效率的方法,这也有助于防止共模噪声转化成会带来更大麻烦的差模噪声,这在本章开始列出的一般性方法的第9条中已提及过。之所以有这样的效果,是因为前述的各种步骤都有助于减小各种PCB回路的阻抗差异。例如,规则一中的步骤D特别有用,因为这样处理会使信号线与相关地线的回路阻抗几乎相等。因此,串入到这两条路径中的共模噪声在幅度上也很接近,产生的差模噪声极小。另外,PCB设计也能采取措施减小由于静电场和电荷注入所带来的问题。下面讲述的规则就与这个问题有关,你会发现有几个规则与前述规则相同。
" M+ h: o' e2 L" D; f# L; N8 v4 D/ Z+ K3 N2 b
三、尽可能在PCB上使用完整的地线面(建议采用多层板)
# c* } p- e. B6 R( M- V$ b0 _, ~/ M9 y- {
前面已提到过,地线面有助于减小环路面积,同时也降低了接收天线的效率。地线面作为一个重要的电荷源,可抵消静电放电源上的电荷,这有利于减小静电场带来的问题。PCB地线面也可作为其对面信号线的屏蔽体(当然,地线面的开口越大,其屏蔽效能就越低)。另外,如果发生放电,由于PCB板的地平面很大,电荷很容易注入到地线面中,而不是进入到信号线中。这样将有利于对元件进行保护,因为在引起元件损坏前,电荷可以泄放掉。(然而,即使泄放到地的电荷也可能损坏器件,应采取措施加以避免)6 A5 u% \8 P8 D! ~; `
; g' K7 U# ~$ k9 t4 E0 C' ~四、加强电源线和地线之间的电容耦合
& i( P$ h/ i" P1 K* y5 a0 {& R J4 X3 u7 z Q7 W. X
电源线与地线间的耦合通过两种方式来实现,这在前面已经提到过。
1 p8 {7 O3 _# A A、 使电源线与地线靠得很近,或采用多层PCB板。这将在电源线和地线间产生更多的寄生电容。
& q2 ~2 s6 a/ ]6 \% l B、 在电源线与地线之间接入高频旁路电容(电容组合方式可适用于静电放电频率较低和较高的场合)。电源线与地线间的耦合将有助于减小电荷注入问题。两个物体之间由各个物体上电荷量的差异造成的电压取决于两者(V=Q/C)间的电容。如果X库仑的电荷注入到电源线中,就会在电源线和地线间产生Y伏的电压。如果电源线与地线间的电容增加一倍,X库仑的电荷将仅仅产生Y/2伏的电压。当然,这个较小的电压造成损坏的可能性也相应减小。
, S% \/ H! C$ s U8 G a! b- i; j" m6 U1 k( i
五、隔离电子元件与静电放电电荷源
$ Q$ x1 ?/ f4 \1 S( u2 e
5 E2 P/ k h6 C7 H! e 在静电放电效应的讨论中,曾指出注入到电子仪器中的电荷可通过隔离来解决。对于PCB设计,这主要指将电子仪器与可能的电荷源隔离开,也与连接器端口或感应电流趋于集中的信号线相隔离。可采取以下两个步骤来进行隔离:
4 ^9 B; q4 C* H A、 使电子元件与PCB走线远离会暴露在静电放电中的PCB部分(例如,操作人员可直接触摸到的地方)。: a! H/ g: F, r
B、 使电子元件和PCB走线远离会暴露在静电放电中的任意一个金属物体(包括螺钉、机架、连接器外壳等)。后一个要求小于下面的设计规则相关联。% m" y1 p* W: @7 L- x1 h5 y0 N
B/ F% c, }, \六、PCB上的机壳地线的阻抗要低,隔离要好
' W, R, b9 i3 d5 N/ ?2 c' M; F1 E7 o1 s
尽管PCB轨线上的阻焊层有利于隔离PCB走线,但阻焊层可能会导致插针孔发生电弧。
" z w! z" N+ c* ~; C" J- R& r4 {) `) `. v( K0 A* y3 w3 T$ p* ~ @
A、 隔离机壳地线的最好方法是使之远离电子仪器。另外,如果机壳地线的阻抗很低,静电放电电流易于通过,就不会发生电弧。当然,如此迅速的电荷泄放会产生更强的场,但这比电荷通过电弧直接注入到电路中好得多。. K1 X' y3 S. Y, M8 ~4 S2 ]/ t
B、 机壳地线的长度不能超过其宽度的四或五倍。比这个比例更宽的地线仅能使其阻抗(电感)稍微减小,但是更窄的地线却会使其阻抗大幅度增加。这个长宽比例意味着机壳地线必须很短才行,否则当地线增长时,其宽度要很宽。
% E- L: p' B$ R0 s
* ^( Q2 @9 j8 I2 j6 ^6 a# }设计规则的优先级
' z, X* \2 N- v# D4 j; h8 X5 x' c1 ^7 n0 @3 r" Z/ {8 U; f
至此,关于防止静电放电危害的PCB设计技术的讨论已告一段落。当然,有些时候,这些规则不能全部满足。这时,必须有意识地对一些东西进行取舍。本章开始部分提出三类潜在的静电放电危害可用于确定处理静电放电问题的一般顺序。通常是采用以下顺序来进行考虑:
6 b9 R9 T" j4 U8 e: Q7 Z 1、 防止电荷注入到系统电路,因为这会造成损坏电路。
8 }( B8 c+ T. ] \/ R" E0 | 2、 防止静电放电电流产生的场带来的问题。
; p+ n+ d* I# Y* Y0 ]: ] 3、 防止静电场。7 g+ l4 p' y5 a
所幸的是,这些规则的大部分都是兼容的,在典型的PCB设计中,所有的问题都可以得到很好的解决。3 K% b' X! O4 y- H' O
4 g- \# L2 H6 W! |# ZPCB设计指南总结
/ X$ G* C/ E" ~7 y' \% s" Q6 l5 H9 w, ?6 n0 _% @/ U8 E; ]
对于静电放电问题的解决方案,可按以下十二条规则来进行(按优先顺序排列):# z, r, p" ^/ ~! E, h7 ^
1、 PCB上的非绝缘机壳地线必须与其他走线相距至少2.2毫米。这适用于连接到机壳地上的所有物体,包括轨线;
) n( A# u/ n& q) b9 `7 `' ? 2、 机壳地线的长度不应超过其宽度的五倍;. I0 X6 w& t* U8 K l) Q6 C
3、 使未绝缘的电路与操作人员可触摸到的PCB区域或未接地的金属物体相隔至少2厘米以上;
# S2 F' c5 {4 a! e g2 X) @ 4、 电源线与地线要么并排平行地放在PCB的同一层上,要么放在相邻的两层;: V+ v! g4 g- a2 ]
5、 地平面和地线必须连成网格状。在任意一个方向上,垂直地线与水平地线至少每隔6厘米连接一次。尤其是双面PCB板,也就是说,PCB板的第一层可以布水平的地线,而第二层可布垂直的地线,必须至少每隔6厘米放置一个过孔以将两者相连(当然,在小于6厘米的地方进行连接是更好的,地平面比地线网格要好一些);! ^& s1 M5 r& }0 H
6、 所有信号线必须在地线面边缘或地线以内13毫米以上。地线既可以布在与信号线相同的层,也可布在与之6 P9 Z% m" @7 X4 D1 l( [
紧挨着的层上。如果信号线的长度达到30厘米或其以上,则必须在其旁边放置一根地线,在信号线上方或其
: ~. P$ g: c, K6 C% h( U 相邻面上放置地线也是可以的;
. y* y+ R0 J6 c% T5 h( \ 7、 电源线与地线之间跨接的旁路电容器,彼此之间的距离不能大于8厘米(这样每片集成块可能会有多个旁路: Q, W3 K' c3 T! `
电容相连);9 A8 G, _. I1 d( ?+ [# w/ |
8、 相互之间连线较多的元件要靠在一起;0 p& U4 Q5 M% J/ N
9、 所有元件必须尽可能靠近I/O连接器(注意,首先应满足第3条);
! Q. Z( U" j; J1 }/ A0 S& w( J m 10、将PCB的空余部分全部填以地线(应注意在每隔6厘米的地方进行连接以产生地线网格);
) r d+ v- x+ k* w5 ^ 11、如可能的话,将馈送电源线或信号线从PCB板的边缘中心处引出,而不应从某一个角上引出来。 }$ R: W0 E. P4 F9 f5 {" c' I
12、对于特别敏感且较长的信号线(30厘米或更长),应每隔一定间隔与其地线对调。
0 o6 L! |( U& l+ @: ]* R
+ l5 r3 g: n4 Y1 [ 注意:这些设计规则必须应用到系统内的所有PCB板上(例如主板及插在上面的板卡)。例如,当应用第2条时,机壳地线长度包括母板与子板所有地线的长度之和。 |
|