EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
摘要:信号在媒质中传播时,其传播速度受信号载体以及周围媒质属性决定。在PCB(印刷电路板)中信号的传输速度就与板材DK(介电常数),信号模式,信号线与信号线间耦合以及绕线方式等有关。随着PCB走线信号速率越来越高,对时序要求较高的源同步信号的时序裕量越来越少,因此在PCB设计阶段准确知道PCB走线对信号时延的影响变的尤为重要。本文基于仿真分析DK,串扰,过孔,蛇形绕线等因素对信号时延的影响。5 C% j/ W7 |9 ?5 `3 w5 W& {
关键词:传输时延, 有效介电常数,串扰 DDR 奇偶模式
) v& E# }6 h6 b/ f- z+ Y' @ 1.引言
% i3 b/ P( x7 l+ p 信号要能正常工作都必须满足一定的时序要求,随着信号速率升高,数字信号的发展经历了从共同步时钟到源同步时钟以及串行(serdes)信号。在当今的消费类电子,通信服务器等行业,源同步和串行信号占据了很大的比重。串行信号比如常见PCIE,SAS,SATA,QPI,SFP+,XUAI,10GBASE-KR等信号,源同步信号比如DDR信号。. p0 q, h* C( B6 ?! k6 }& u8 Q
串行信号在发送端将数据信号和时钟(CLK)信号通过编码方式一起发送,在接收端通过时钟数据恢复(CDR)得到数据信号和时钟信号。由于时钟数据在同一个通道传播,串行信号对和对之间在PCB上传输延时要求较低,主要依靠锁相环(PLL)和芯片的时钟数据恢复功能。6 Y* Y J x9 n$ P
源同步时钟主要是DDR信号,在DDR设计中,DQ(数据)信号参考DQS(数据选通)信号,CMD(命令)信号和CTL(控制)信号参考CLK(时钟)信号,由于DQ的速率是CMD&CTL信号速率2倍,所以DQ信号和DQS信号之间的传输延时要求比CMD&CTL和CLK之间的要求更高。目前市场上主流的为DDR1/ DDR2/ DDR3。DDR4预计在2015年将成为消费类电子的主要设计,随着DDR信号速率的不断提高,在DDR4设计中特别是DQ和DQS之间传输时延对设计者提出更高的挑战。
/ X# S! w+ N! r; e 在PCB设计的时候为了时序的要求需要对源同步信号做一些等长,一些设计工程师忽略了这个信号等长其实是一个时延等长,或者说是一个‘时间等长’。
- E% Q4 q& [% o1 H O4 j N2 X' }" R+ Z
2.传输时延简介9 T9 \5 {0 x+ @, Y9 {( A1 g- E+ x2 z
Time delay又叫时延(TD),通常是指电磁信号或者光信号通过整个传输介质所用的时间。在传输线上的时延就是指信号通过整个传输线所用的时间。
0 d4 T2 P2 U7 Y" A Propagation delay又叫传播延迟(PD),通常是指电磁信号或者光信号在单位长度的传输介质中传输的时间延迟,与“传播速度”成反比例(倒数)关系,单位为“Ps/inch”或“s/m”。
6 n& S* W7 O1 C/ F" z 从定义中可以看出时延=传播延迟*传输长度(L)
9 Z4 I$ C% z& |) h; `5 c$ I- s' ]其中
: u* x, g# m W# t F( c' K5 Q& Q v 为传播速度,单位为inch/ps或m/s/ S# a2 X0 p9 o* E" V5 Y( s
c 为真空中的光速(3X108 m/s)
" P+ c0 n7 D3 f' l εr 为介电常数
/ }- {& q/ M, _2 k* J. {4 ~ PD 为传播延迟,单位为Ps/inch或s/m
5 N/ H, p) [. i, F TD 为信号通过长度为L的传输线所产生的时延
) J1 ]) v, M0 M& q) X L为传输线长度,单位为inch或m
( T1 n0 d7 i5 D3 `, S1 y从上面公式可以知道,传播延迟主要取决于介质材料的介电常数,而传播时延取决于介质材料的介电常数、传输线长度和传输线横截面的几何结构(几何结构决定电场分布,电场分布决定有效介电常数)。严格来说,不管是延迟还是时延都取决于导体周围的有效介电常数。在微带线中,有效介电常数受横截面的几何结构影响比较大;而串扰,其有效介电常数受奇偶模式的影响较大;不同绕线方式有效介电常数受其绕线方式的影响。 % n- I7 x6 p2 S
5 ?# C0 C5 ?# n1 E5 N3 F1 n
|