找回密码
 注册
关于网站域名变更的通知
查看: 775|回复: 5
打印 上一主题 下一主题

PLL 锁相环功能?

[复制链接]
  • TA的每日心情
    开心
    2024-9-14 15:26
  • 签到天数: 9 天

    [LV.3]偶尔看看II

    跳转到指定楼层
    1#
    发表于 2017-11-8 16:54 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
       时不时碰到PLL锁相环这个概念,有没有大大详细说明下这个锁相环是干什么用的?谢谢!
    & W% A  Z9 |2 J3 Y' M   参考百度百科https://baike.baidu.com/item/PLL/3852?fr=aladdin.
    % a* }# P1 V; y) [/ [3 N& C! T  S   一般时钟信号的频率不是很高,当需要高频时序信号时,通过PLL提高时钟频率,生成高频时序信号?
    8 s1 g- {) F! t

    该用户从未签到

    推荐
    发表于 2017-11-10 23:48 | 只看该作者
    PLL(Phase Locked Loop): 为锁相回路或锁相环,用来统一整合时脉讯号,使高频器件正常工作,如内存的存取资料等。PLL用于振荡器中的反馈技术。 许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步。一般的晶振由于工艺与成本原因,做不到很高的频率,而在需要高频应用时,有相应的器件VCO,实现转成高频,但并不稳定,故利用锁相环路就可以实现稳定且高频的时脉冲讯号。百度的资料,后续详细解释下。

    该用户从未签到

    2#
    发表于 2017-11-9 17:30 | 只看该作者
    最主要作用就是超频(分频和倍频)) n. _) t, f" ~( N- {3 v
    常见的单片机比如STM32,MSP430内部时钟电路部分都有PLL1 g4 K: ?. ?  p! q- `
    至于其基本结构、工作原理等资料网上就很多了
    / @7 Z1 L$ H  vhttps://ezchina.analog.com/message/18945#comment-18946. X4 y9 J2 y( Z: W. Z
    design-debug-a-pll-circuit_cn.pdf (418.38 KB, 下载次数: 18) $ w! F! ~! K( y: Y3 S, J3 }0 w0 q

    8 y3 j9 f4 X* u( Q: C8 r# T
    6 ^$ z  W% M  O1 ~' x, `
    * e# b% I& d7 H" [8 j  B; ~7 l0 i: X4 D
    $ W& c% e) X- ]2 P" F2 f" k8 X
    9 O# W# b, F( f" H2 o

    4 m  H+ I2 x3 u! u: n3 K
    8 m/ n: }6 t+ T* j

    该用户从未签到

    4#
    发表于 2017-11-13 09:07 | 只看该作者
    1. 你电路时钟哪里来的?除低频用晶振,高频很多事PLL实现的 2. 发射机的载波,也是需要PLL实现,比如你需要一个800MHZ正弦波 3.PLL好处是可以产生多个信道频率信号,能快速切换

    该用户从未签到

    5#
    发表于 2017-11-13 16:11 | 只看该作者
    路过就进来看看。

    该用户从未签到

    6#
    发表于 2017-11-25 19:17 | 只看该作者
    K了我一个月的站,刚才site的时候
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-28 19:04 , Processed in 0.171875 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表