找回密码
 注册
关于网站域名变更的通知
查看: 780|回复: 11
打印 上一主题 下一主题

电平问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2017-6-26 21:51 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
一般TTL的高低电平是大于0.7VCC是高电平,小于0.3VCC是低电平,那介于0.3VCC到0.7VCC之间的电平算是什么状态呢?1 L/ a7 q* W) V+ }6 q. G

该用户从未签到

推荐
发表于 2017-6-26 23:05 | 只看该作者
灰色地帶Gray Area/ W9 l3 U) m: O, g  K; K
可能是高電平、也可能是低電平,供應商不保證其狀態。
* ~4 E/ m$ d% q2 J  f+ \; o8 @, d3 X# s$ I/ c8 a/ v
6 K) Y5 o" D$ r9 N
% m5 ?/ l& Q; r( W- N7 f

该用户从未签到

3#
发表于 2017-6-27 09:02 | 只看该作者
三无地带, 没人管
  • TA的每日心情
    开心
    2019-11-19 15:06
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2017-6-27 09:56 | 只看该作者
    之前接触过不少芯片对于高低电平的要求都是:0.7VCC~VCC为高,2~0.3VCC为低,
    % ]# v+ f" c, l1 o% P2 ?但实际测试发现芯片对于输入信号的高低电平判定只有一个门限,约为0.5VCC,按照0.7VCC~VCC为高,2~0.3VCC为低的原则设计可确保电平判定不会出错。

    该用户从未签到

    5#
    发表于 2017-7-5 10:04 | 只看该作者
    不確定位置準,不高也不低。

    该用户从未签到

    7#
    发表于 2017-7-7 17:54 | 只看该作者
    容易誤動作的區域,所以常會說 沒有使用的腳位  a8 Q; W- |9 [9 b6 a
    不是接上拉,就是下地
    $ Y4 T6 E4 u3 n$ b% z- Q減少誤動作產生

    该用户从未签到

    8#
    发表于 2017-7-9 12:25 | 只看该作者
    看前一个状态是高就是高,前一个状态是低就是低。

    该用户从未签到

    9#
    发表于 2017-7-11 19:41 | 只看该作者
    不确定的状态
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-28 19:16 , Processed in 0.140625 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表