找回密码
 注册
关于网站域名变更的通知
查看: 5508|回复: 25
打印 上一主题 下一主题

[仿真讨论] 10G光模块差分线走线注意事项

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-2-22 09:27 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
各路大侠,请问10G光模块的差分线走表层好还是内层好呢?1500mil线长。4 ~% g: K# N- |0 _5 K
谢谢啦~

该用户从未签到

推荐
 楼主| 发表于 2014-3-11 22:11 | 只看该作者
感谢各位的回复!!最终还是决定走表层了,回头调试和使用报告出来后给大家汇报下结果哈。3 @1 T6 d# b, [% v: p% A
感谢大家~

该用户从未签到

推荐
发表于 2014-2-22 09:55 | 只看该作者
走内层3 x2 s. n% j$ `' `' X
有效改善FEXT,但要注意过孔处的感性负载效应
5 C2 w) i8 f4 ~

该用户从未签到

推荐
发表于 2014-3-2 20:43 | 只看该作者
10G差分线,1500mil线长,表层和内层都能搞定。1 Y" J; H% R: j3 u- E8 c" x" Z
走表层:必须和PCB确认好,表层他的阻抗控制怎么样。差分对之间间距能控制多大,隔离地铜皮和孔栅有没有空间放。表层虽然不用过孔,但是实际加工后,不确定因素太多,不好控制。
: d2 U! K+ q. A+ I% d5 q走内层:串扰容易控制、阻抗容易控制,损耗容易控制、同样的线宽线距比表层耦合松,能得到额外的好处。但是多了过孔,光模块的话用建议盲孔,卖那么贵不在乎这点成本吧。
$ w! Z& Y8 a2 I  `顺便说一句,光模块最好尽量做到完美,给通道和接受芯片多留一点噪声余量,要不然用户稍微不注意就出问题那就麻烦了,毕竟不是每个工程是都精通SI。

该用户从未签到

24#
发表于 2014-7-25 15:38 | 只看该作者
hukee 发表于 2014-7-24 16:02
8 w" R6 k  L  s跑时间长了丢包,是吗?
% M1 J! R2 l3 q( Z# W9 P2 V5 F: |+ I
有问题肯定丢包了,关键要确认是什么原因引起的。

该用户从未签到

23#
发表于 2014-7-24 16:02 | 只看该作者
0aijiuaile 发表于 2014-4-12 17:35
, P# \+ }4 |( d/ f" m10G  光口 8000 mil FR4 1141 OK,一般损耗问题都是小问题,大问题是加重、均衡搞定不了的问题。
5 o9 Q! i, W9 r
跑时间长了丢包,是吗?

该用户从未签到

22#
发表于 2014-7-23 21:30 | 只看该作者
于争 发表于 2014-3-2 20:43
: j! O4 X) v- Y4 P. {7 }7 Z; p10G差分线,1500mil线长,表层和内层都能搞定。
( r+ [* O; V" t) O走表层:必须和PCB确认好,表层他的阻抗控制怎么样。差分 ...

8 B( Q! H# V, l; v' x5 Q/ i/ Q于老师,内层除去过孔的影响还要考虑内层的延时比外层大,,还有一个要看板子的层数,如果是8层板,内层的线会很细,电阻的损耗会很大。而外层的线会粗很多。

该用户从未签到

21#
发表于 2014-7-14 15:52 | 只看该作者
能走表层走表层。。1500MIL不长。不用太担心。我刚做了个10G光模块到FPGA的。。走的顶层和底层。。没仿真。只是做了等长。可以跑通没问题

该用户从未签到

20#
 楼主| 发表于 2014-6-24 19:32 | 只看该作者
无锡同步电子。

该用户从未签到

19#
发表于 2014-6-8 22:17 | 只看该作者
同行啊,在那家公司啊?

该用户从未签到

18#
发表于 2014-4-12 17:35 | 只看该作者
10G  光口 8000 mil FR4 1141 OK,一般损耗问题都是小问题,大问题是加重、均衡搞定不了的问题。

该用户从未签到

17#
发表于 2014-4-8 15:28 | 只看该作者
pcb回来没有,看看结果,表层主要是不能包地,铜厚不连续。* J) _3 D% M: q/ o
内层都是1oc铜厚,但是有stub。10g 1500mil长度,感觉很有点长。
  • TA的每日心情
    奋斗
    2024-10-28 15:05
  • 签到天数: 8 天

    [LV.3]偶尔看看II

    16#
    发表于 2014-3-12 11:40 | 只看该作者
    取决于光模块和BGA能否表层出线,如果可以表层直连,那就沿着走线打地过孔铺铜;如果不能表层出线,可以走靠近Bottom层的内层,保证stub最短,信号可以做背钻处理来减少stub.换层过孔处添加地过孔.

    该用户从未签到

    14#
    发表于 2014-3-3 22:55 | 只看该作者
    楼主,您看了楼上的回答,有何感想?您应该更加郁闷了。像这种问题,只要有人问,肯定会有N多种的答案。其实就像于博士说到那样,内外层都可以的,不仅仅是10G的这种信号。关键就看您关注什么点,或者是在您在什么地方做的不够好,损耗的问题?串扰的问题?或者是布线是否顺畅的问题?It depends!

    该用户从未签到

    12#
    发表于 2014-2-28 20:15 | 只看该作者
    光口正面一般有一圈布线禁布的!确定要走top层?
    ' j( D) o3 s: O$ ?建议走内层,TX靠近最底层,RX次之,一般都走内层的
    . q& O+ H  K" `2 H2 F, m/ c0 U* H你光口表底层出线了,有phy或者直接进芯片时也不一定表底层能全走完,还不如一开始就分好层,走内层

    该用户从未签到

    11#
    发表于 2014-2-28 09:30 | 只看该作者
    这个不难吧,一般都能直连的,然后算成松耦合差分对儿,SFP+下方焊盘掏掉,圆弧布线。OVER......
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 06:58 , Processed in 0.156250 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表