找回密码
 注册
关于网站域名变更的通知
查看: 1747|回复: 14
打印 上一主题 下一主题

这个电路的滤波有什么用1个电容串一个电阻

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-7-5 23:26 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

该用户从未签到

15#
发表于 2013-7-11 11:43 | 只看该作者
超級狗 发表于 2013-7-11 11:08 - C& F/ }' @0 r/ ~* C: M
沒有全部的線路圖,都只是一種說法。
. U1 V% `: ^) Y' y" b, u  I
6 l0 ^5 J7 B- t接的是電池,但是如果有線性充電芯片(Linear Charger)能對其 ...
2 F3 P4 g+ \# Q( p8 V( i/ H
{:soso_e183:} 不愧是斑竹,在下佩服!

该用户从未签到

14#
发表于 2013-7-11 11:08 | 只看该作者
本帖最后由 超級狗 于 2013-7-11 11:11 编辑
+ @0 C4 g0 Q# }7 e- C$ m  x
kobeismygod 发表于 2013-7-11 10:25
& ]8 b$ g' r9 w斑竹,5楼说的这个电容是放在LDO输出端用来相位补偿的,但楼主的这个电容好像是放在VBAT入口的哦。
0 w+ d" }" r  `

  ^! K2 i7 R: w5 i" m2 d沒有全部的線路圖,都只是一種說法。9 ^( W4 }% i$ i
3 h$ n; P: u, N: ~# M  \1 Z& P
接的是電池,但是如果有線性充電芯片(Linear Charger)能對其充電,線性充電芯片(Linear Charger)等同於定電流輸出或是輸出電壓可變的 LDO。
  V, b& S3 J# i0 ~  l' J8 `) A1 R, A- A3 o/ ?5 k
也有人說,這樣接是因為鉭質電容漣波電流(Ripple Current)耐受力較低的一種防爆措施,但電路圖也看不出用的是哪種電容。6 p5 J$ x& B6 n' [
, B2 z" |+ ]7 c; m! F+ n
我之所以給了兩位樓友分數,是很驚訝有人知道 LDO 輸出電容的 ESR 不能太低,踢哀(TI)建議必要時串接一顆小電阻這件事。(高手很多啊~)7 f1 j# A+ v1 n! Y8 ~% r

) h" T& ~% B' k. p$ F+ ~: H2 n信者恆信,不信者恆不信啦!
$ C6 U( {% k+ h# O" e! l, v  k; ]. n0 w9 e: E# V- J9 g$ V
之前有人提問,電源設置 RC 線路的目防湧浪或是做延遲?大家的意見和看法也很多。# W5 j) I4 I. m( X) }" u) R- Y
: o- W; C- {2 R% T+ h0 l2 o
我只能說,很多問題的答案會和提問的方式有關,就看你信誰囉~
! l8 B) [  b8 B3 C$ o! `: i- g3 K7 {
. e8 O7 E$ G$ U! y{:soso_e120:}

该用户从未签到

13#
发表于 2013-7-11 10:25 | 只看该作者
超級狗 发表于 2013-7-10 14:36
3 t7 j9 F2 _2 R: ]! z7 p0 G踢哀(TI)過期狗糧今日特惠,只要 RMB$99!! I, S' u& v' z* V4 l) F/ r

, }% X3 ~9 B$ {In most of TI’s regulator data sheets, a minimum capac ...
( u. n6 E7 p% `0 d7 w/ X) A  J
斑竹,5楼说的这个电容是放在LDO输出端用来相位补偿的,但楼主的这个电容好像是放在VBAT入口的哦。

该用户从未签到

12#
发表于 2013-7-11 09:51 | 只看该作者
这个电阻电容串行在一起,叫做snubber! 防止电源中的高频干扰! EMI!

该用户从未签到

11#
发表于 2013-7-10 14:36 | 只看该作者
踢哀(TI)過期狗糧今日特惠,只要 RMB$99!
. O: j+ u: Q4 @/ e* r! F
9 c7 k0 \* Z' d3 @: e" D0 wIn most of TI’s regulator data sheets, a minimum capacitor value is specified and an ESR vs output current for that output capacitor (and usually another capacitor) is provided. A typical curve for the TPS76050 is shown in Figure 2.1 y( I" j; @, b: m" Q0 {" l9 g. Y

8 z4 I0 s8 n7 O% V2 ^4 u9 v% M

Fig 2.jpg (81.27 KB, 下载次数: 12)

Fig 2.jpg

点评

支持!: 0.0
支持!: 0
  发表于 2013-7-11 21:12

该用户从未签到

10#
发表于 2013-7-10 12:00 | 只看该作者
学习了!!!
  • TA的每日心情

    2025-11-21 15:00
  • 签到天数: 58 天

    [LV.5]常住居民I

    9#
    发表于 2013-7-10 08:47 | 只看该作者
    都是高手呀

    该用户从未签到

    8#
    发表于 2013-7-8 12:59 | 只看该作者
    这个结构的主要作用是增加电容的ESR,是电源的寄生电感和电容不能轻易产生谐振,增加这个小电阻类似于降低了谐振网络的Q值。

    评分

    参与人数 1贡献 +5 收起 理由
    超級狗 + 5 踢哀(TI)的技術文章的確是怎麼講的!

    查看全部评分

    该用户从未签到

    7#
    发表于 2013-7-8 12:37 | 只看该作者
    5楼是正解,这个0.1的小电阻是为了增大电容的ESR,如果ESR太小,有可能会引起输出的震荡,一般在电源的输出端。像TI的有些LDO就要求这样设计。

    评分

    参与人数 1贡献 +5 收起 理由
    超級狗 + 5 強!這檔秘密您也知道。

    查看全部评分

    该用户从未签到

    6#
    发表于 2013-7-8 10:13 | 只看该作者
    我是这样理解的:
    0 U& G2 I$ a* l: l( S7 x  [& z它加上电阻的作用是分开地,模拟和数字的地得分开有0ohm电阻分也有电感分。
    . a, s0 j2 ]9 u3 c9 U4 s1 o3 x可能画原理的人为了省事,就直接把分离用的电阻加在了去耦电容下面,然后电阻再接地。

    该用户从未签到

    5#
    发表于 2013-7-6 11:32 | 只看该作者
    我看这块像是电源输出端,因为陶瓷电容的ESR很小,人为的加上电阻增加ESR。方便环路设计,使电源输出稳定。

    该用户从未签到

    4#
    发表于 2013-7-6 07:11 | 只看该作者
    应该是保护的吧。假如VBAT电源包含很大功率成分的高频交流分量,那么就在那两个电阻上消耗掉。

    该用户从未签到

    3#
     楼主| 发表于 2013-7-5 23:29 | 只看该作者

    . Q! [4 c! ?5 O/ U6 ^这个电容串1个电阻不知道是有什么用

    点评

    VBAT是接电池的吗?  发表于 2013-7-8 10:17

    该用户从未签到

    2#
     楼主| 发表于 2013-7-5 23:27 | 只看该作者
    c:\vbat.bmp
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 13:51 , Processed in 0.203125 second(s), 29 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表