找回密码
 注册
关于网站域名变更的通知
查看: 6998|回复: 25
打印 上一主题 下一主题

上拉电阻和下拉电阻的简单介绍!

[复制链接]
alooha 该用户已被删除
跳转到指定楼层
#
发表于 2007-9-15 11:58 | 只看该作者 回帖奖励 |正序浏览 |阅读模式
提示: 作者被禁止或删除 内容自动屏蔽

该用户从未签到

25#
发表于 2008-10-24 11:15 | 只看该作者
支持楼主。
% v& D1 [8 ]7 K  P* b1 V' w把复杂 的概念弄简单了,就是贡献……

该用户从未签到

24#
发表于 2008-10-22 13:59 | 只看该作者

回复 20# 的帖子

如果我们以单片机为例,它的输出电流大约在几十ua,考虑压降,以大约50K左右电阻为例,这个大约是2.5V 的压降,所以说是不是这样上拉电阻太大了啊
  • TA的每日心情
    开心
    2019-11-20 15:19
  • 签到天数: 1 天

    [LV.1]初来乍到

    23#
    发表于 2008-10-12 14:36 | 只看该作者
    谢谢,学习了

    该用户从未签到

    22#
    发表于 2008-9-24 14:38 | 只看该作者
    诱导里  环保要节省电源

    该用户从未签到

    21#
    发表于 2008-4-27 22:16 | 只看该作者
    每天都有新发现,顶一下

    该用户从未签到

    20#
    发表于 2008-1-14 09:00 | 只看该作者
    学习了,奥妙这么多呀

    该用户从未签到

    19#
    发表于 2008-1-14 00:19 | 只看该作者
    不要咬文字游戏,通常不加说明都是指正逻辑,这个在任何一本书上都是如此. 如果非要说负逻辑,即使是接电阻到负电源,仍然属于上拉.
    : p8 \" J3 P( [8 k! ^. P
    : |  }: _0 O  W8 t! A其实要理解上(下)拉电阻,要理解的是"拉"的意思,即在高阻态的时候,为防止输出门的电平悬浮而产生错误逻辑影响后级输入.应该要将这个悬浮人为地"拉"到固定的电平,这是拉的意思,所以,不是接到电源或地的电阻就是上拉下拉,像WING所说的那种接个电阻到某个固定电位(电源,地,或VTT),更多的时候是端接反射或钳位等.) \4 z4 F0 m2 v4 O, w% k1 z

    ! S1 n5 {/ N6 x# _; s以上拉为例,在选电阻值的时候,因为后级可能会多个门电路输入,每个输入门电路都会有漏电流,要保证这几个漏电流在上拉电阻上产生的压降不至于低过VOH,,这个就是上拉电阻的最大值;另一方面,电阻也不能太小,否则当输出由高阻态转低电平的时候,由于上拉电阻小,灌电流太大,又会把输出的低电平VIL抬高,这就是上拉电阻的最小值。通常,1~100K都可以正常工作,太弱了易发生误操作,太强了浪费电流,还增加了门电路的负担。10~47K为佳
    kxx27 该用户已被删除
    18#
    发表于 2008-1-11 15:50 | 只看该作者
    提示: 作者被禁止或删除 内容自动屏蔽

    该用户从未签到

    17#
    发表于 2008-1-8 18:04 | 只看该作者
    谢谢解惑!

    该用户从未签到

    16#
    发表于 2008-1-8 09:57 | 只看该作者
    这个大家讨论的比较好

    该用户从未签到

    15#
    发表于 2008-1-7 21:54 | 只看该作者
    虽然看不懂,还是要鼎一下

    该用户从未签到

    14#
    发表于 2007-12-27 16:06 | 只看该作者
    学习了

    该用户从未签到

    13#
    发表于 2007-12-24 15:45 | 只看该作者
    原帖由 allen 于 2007-9-22 16:25 发表 6 `8 p. q6 Q3 D" a+ p% M4 p
    判断上下拉电阻跟输出是低电平有效还是高电平有效应该没有直接关系,不管是正逻辑还是负逻辑,都可以简易判断为:凡是拉向逻辑高电平的就是上拉,凡是拉向逻辑低电平的就是下拉。对于232,逻辑“l”:-5V~-15V;逻辑 ...
    / i( r' ^( i9 K

    0 _! j8 n- \3 F! {2 E“逻辑”两字讲的很到位。其实在仿真过程中就能很清楚的看到上下拉电阻的作用
  • TA的每日心情
    开心
    2019-12-3 15:20
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    12#
    发表于 2007-9-22 16:25 | 只看该作者
    判断上下拉电阻跟输出是低电平有效还是高电平有效应该没有直接关系,不管是正逻辑还是负逻辑,都可以简易判断为:凡是拉向逻辑高电平的就是上拉,凡是拉向逻辑低电平的就是下拉。对于232,逻辑“l”:-5V~-15V;逻辑“0”:+5V~+15V,对于常见LVTTL,逻辑“1”:2V~3.3V,逻辑“0”:0V~0.4V。' T( v4 m- f) w( O, w4 `* W" P
    $ s$ Z* z6 X: p; ^. i
    [ 本帖最后由 allen 于 2007-9-22 16:38 编辑 ]
    wing 该用户已被删除
    11#
    发表于 2007-9-21 18:57 | 只看该作者
    提示: 作者被禁止或删除 内容自动屏蔽
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 17:12 , Processed in 0.171875 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表