找回密码
 注册
关于网站域名变更的通知
查看: 3842|回复: 13
打印 上一主题 下一主题

晶振下面为什么要打孔呢?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-3-20 11:48 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

: e$ G" R% r5 q) g3 K& q7 r4 `5 t- n* Y7 l* K0 e3 B
我们新来的PCB工程师这么处理晶振,不知道有什么好处呢?不会短路吗?

该用户从未签到

14#
发表于 2013-3-28 11:21 | 只看该作者
是不是也有屏蔽作用

该用户从未签到

13#
发表于 2013-3-28 10:26 | 只看该作者
有缘的,最好是这样了,如果不是这样,个人感觉只铺地不加via,还不如镂空那块地

该用户从未签到

12#
发表于 2013-3-22 10:22 | 只看该作者
jimmy 发表于 2013-3-22 09:29
) \6 l# r3 i5 L3 B: W4 V! q覆铜后也是要回流至地平面的。5 v% t' p, p, W
- A3 |6 a  K- Q$ I
如果有打孔的话,就能就近回流了

+ e/ k+ H+ Z/ j6 F' [我们一般禁铜,直接镂空到地参考层

该用户从未签到

11#
发表于 2013-3-22 09:29 | 只看该作者
lzscan 发表于 2013-3-21 17:02 ' X/ S. k7 n% x( B4 F3 ]: f
我们会在晶体下面地覆铜

( f9 c3 ^: R  y覆铜后也是要回流至地平面的。, U* z0 A" s- d

; `! V9 j# V! ]' `- E0 }' X如果有打孔的话,就能就近回流了

该用户从未签到

10#
发表于 2013-3-21 17:02 | 只看该作者
我们会在晶体下面地覆铜

该用户从未签到

9#
发表于 2013-3-21 16:42 | 只看该作者
本帖最后由 jimmy 于 2013-3-21 16:49 编辑 - \) o$ V4 }/ p$ B0 d
vmax 发表于 2013-3-21 13:48 * _! d" @$ ?  d6 q3 g3 C2 r6 t( p) p
画蛇添足
. W1 Y( u9 i0 a8 j' g
, R4 @- {2 Z% a5 ?% R
为什么这么说呢?
8 }* G1 h- z+ A) p* b
4 r5 F0 \8 e* A  P晶体振荡器下铺地,并打一些地过孔和地层相连接,可以吸收晶体谐振器辐射的噪声。

点评

高手一针见血!!学到了!吸收晶振的噪声  发表于 2013-3-22 08:52

该用户从未签到

8#
发表于 2013-3-21 16:37 | 只看该作者
不错

该用户从未签到

7#
发表于 2013-3-21 13:48 | 只看该作者
画蛇添足

该用户从未签到

6#
 楼主| 发表于 2013-3-21 10:43 | 只看该作者
本帖最后由 慕小北 于 2013-3-21 10:45 编辑
' D& }4 K% M1 |* p3 L+ M* O
CDB0922 发表于 2013-3-20 14:04 7 \/ Q6 d' _- f
1脚4脚接电源了,是有源晶振吧。但中间的地应与2脚相连,不知是不是没看到铺铜的效果?3脚输出走线太随意了 ...

; b5 \, u7 I9 W/ f9 Y/ M" t$ R) Q' g3 h4 o# C3 z! h: b! |
不需要包地哦。我们晶振的时钟线不用包的,晶体才要包地
( y  @. X/ q! f: f5 M8 |' |' u! h7 n+ A5 ]  u8 N
只要做到4W间距就可以了。! g: N2 g0 A! k) g, `
0 P0 U7 G4 \1 J
中间的地灌铜后会和2脚连上的。

该用户从未签到

5#
发表于 2013-3-20 14:06 | 只看该作者
meng110928 发表于 2013-3-20 13:48
# x( F2 j# F" s# S晶振,一进一出,另外两个是GND。这样的,还是头一次见。
9 |5 B$ a6 e/ M7 @% t4 }! \$ i
这个是有源晶振,你见过的是无源晶体。
0 e  c3 W! J9 ^6 [( ~) W! |* I晶体是无源器件,晶振是有源的,前者是信号“滤波器”后者是信号“发生器

评分

参与人数 2贡献 +10 收起 理由
shirly229 + 5
meng110928 + 5 对头!

查看全部评分

该用户从未签到

4#
发表于 2013-3-20 14:04 | 只看该作者
1脚4脚接电源了,是有源晶振吧。但中间的地应与2脚相连,不知是不是没看到铺铜的效果?3脚输出走线太随意了,最好有地保护。
  • TA的每日心情

    2019-11-20 15:11
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2013-3-20 13:57 | 只看该作者
    这个就是晶振,我记得,一边接电源,一边单根到IC。 双脚接过去的都是晶体。
  • TA的每日心情
    开心
    2019-11-19 16:20
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2013-3-20 13:48 | 只看该作者
    晶振,一进一出,另外两个是GND。这样的,还是头一次见。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-27 04:20 , Processed in 0.171875 second(s), 29 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表