找回密码
 注册
关于网站域名变更的通知
查看: 1414|回复: 5
打印 上一主题 下一主题

[Ansys仿真] 调试现象仿真

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-11-21 11:44 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
DDR3的时钟信号在上升沿和下降沿都会出现一个台阶。请问这种现象是由什么引起的?
+ ?( s* k! s1 B+ t$ ?$ Y

该用户从未签到

6#
发表于 2013-10-23 19:18 | 只看该作者
第一个负载会比较容易出现台阶,由反射引起
! j* N: f2 S: k

该用户从未签到

5#
 楼主| 发表于 2012-11-29 13:57 | 只看该作者
仿真发现确实会出现台阶,分析可能是反射信号影响。因为这是一个fly-by拓扑结构,信号出现台阶的是第一片DDR3的地方。受反射影响大。加一个100ohm的终端电阻能改善了上述问题,波形也变好了。

该用户从未签到

4#
发表于 2012-11-23 17:52 | 只看该作者
本帖最后由 pjh02032121 于 2012-11-27 11:41 编辑
* O2 L4 b6 V% j! Y+ u* L' ~; c! U
{:soso_e110:}

该用户从未签到

3#
 楼主| 发表于 2012-11-21 15:23 | 只看该作者
willyeing 发表于 2012-11-21 13:17
% m2 u* _. u' q* C% `+ X5 Zpin脚上容性负载太大
9 c3 T% T) ]8 d* k# j
谢谢解答。第一次遇到实际问题。请问有什么办法仿真验证吗?
  • TA的每日心情
    开心
    2025-12-11 15:01
  • 签到天数: 66 天

    [LV.6]常住居民II

    2#
    发表于 2012-11-21 13:17 | 只看该作者
    pin脚上容性负载太大
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-12-12 06:09 , Processed in 0.156250 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表