|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
首先我说一下在网上找到这俩个词的定义:0 A. h, Y( v2 B
电气间隙:两相邻导体或一个导体与相邻电机壳表面的沿空气测量的最短距离。1 F! x. u I, \4 C3 u
爬电距离:两相邻导体或一个导体与相邻电机壳表面的沿绝绝缘表面测量的最短距离。
+ p' j; M+ ?. u4 V! S5 Z, t/ a8 r, @
关于这两距离在PCB的标准是什么我也在网上查了资料大部分都是一样的也没个简单易懂的说法。我这举个例子$ B/ g# _( O& i. \$ A) j: m8 S
4 }. c2 u) ^' Y7 S# i4 i
例1、我的PCB板中所有电源都是弱电的情况,最大直流电压就是48V,但是电源种类很多24V\12V\5V\3.3V等,这种情况
1 Q" R# J" U( D) D: ~* E我们是否考虑这几个电源的爬电和电气间隙的距离,这个方面有没有相关的标准,之前有种说法就是电压差如果较大就要: _2 F4 k# F* H/ Y7 I
满足一定的距离要求,如这个板子的48V和5V之间我们在布线的时候是不是尤其注意这个距离,这个距离是不是就是所有的9 K3 f# v; l" B2 J; t
爬电距离(是不是只跟压差有关呢?),但是如果我的俩电源的压差不大如24V和12V,这个根电源线是不是在布线的时候# ?( u$ ~: [% Q! g! p6 A P
是不是就可以近点,有种做法电压值很接近的时候他们之间的电源线可以很近,高压和高压很近,低压和低压很近,但是
: U' P5 n2 }- C5 T高压和低压要很远。 如果是这样有没有先关标准呢? 如压差20V是多大距离?压差50V是多大距离?1 r9 m# [2 G" b2 }
& }1 b5 L o6 q2 e
例2、在PCB板做静电测试的时候,往往有打静电的标准如1000V\2000V等,在PCB中往往涉及到板中的PGND和系统地gnd之间
9 ]" [- Z X: G3 |的隔离耐压值,还有如我们系统地和现场地之间也有个隔离耐压值,这些隔离耐压值往往要做到满足200\500V\1000V,这里隔离3 }4 J# S. R9 H
耐压所需的间距是不是就得电气间隙,这个距离在反应在我们的PCB中是不是有相关的对应标准。如500V----1mm 等
; s7 ?! `/ R3 W* ^" B! P3 ~/ M: c8 p3 E$ ]2 J v/ P R
请高手指教,不胜感激。 |
|