找回密码
 注册
关于网站域名变更的通知
查看: 2900|回复: 11
打印 上一主题 下一主题

[HyperLynx] 求助:DDRx的仿真出来的波形幅值太低,为什么呢?

[复制链接]
  • TA的每日心情
    开心
    2025-11-21 15:15
  • 签到天数: 28 天

    [LV.4]偶尔看看III

    跳转到指定楼层
    1#
    发表于 2012-5-11 16:16 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    如图,红色的波形是Data信号的波形,绿色的波形是Control/Command信号的波形,为什么Control/Command的波形这么低?导致生成的address报告里几乎都是Fail。
    % m" m. O5 ~4 s6 J! ~1 j2 U# M' i3 ]" t$ r! ]
    Fail的原因是Voltage of data waveform is in an undetermined logic state when its clock waveform crosses Vref! (neither low nor high)
    * n: J6 W1 }# y或者是Address waveform does not cross 0.750V threshold, so, slew rate can not be measured for the setup time case!0 O7 T8 a2 u7 V' A0 o
    ' C; y' w8 l2 g+ C. M% z
    求大神帮帮忙!$ @2 }. k+ O$ L& h

    * |/ ?6 T; \  C. _! x$ e9 v, i; {
  • TA的每日心情
    开心
    2025-11-21 15:15
  • 签到天数: 28 天

    [LV.4]偶尔看看III

    11#
     楼主| 发表于 2012-5-28 20:41 来自手机 | 只看该作者
    谢谢啦,是电压的问题,内存条上的vtt电压要加上,主板上的电压加上也不行,非要在内存条上加。- p- I2 G# n0 v$ V8 ?
    谢谢各位。

    该用户从未签到

    10#
    发表于 2012-5-28 10:56 | 只看该作者
    应该是楼上的问题,你上拉电阻的VTT电压设置有问题,你检查下,或者是上拉电阻值有问题。。

    该用户从未签到

    9#
    发表于 2012-5-14 22:17 | 只看该作者
    我也是刚用这个软件,也出现过那个fail的原因,我猜想是clock的线长与CTRL/CMD的线长的关系吧。你试着加长一下clock的线长呢。另一个电压低的问题,仁兄可将VTT拉到0.75V了?
  • TA的每日心情
    开心
    2025-11-21 15:15
  • 签到天数: 28 天

    [LV.4]偶尔看看III

    8#
     楼主| 发表于 2012-5-14 12:40 | 只看该作者

    RE: 求助:DDRx的仿真出来的波形幅值太低,为什么呢?

    beyondoptic 发表于 2012-5-14 09:35 2 A$ i2 R& L) n8 _6 y
    在linesim中怎么加一个我想要幅值的电压啊?我加一个电压软件却非要绑定到板子的net上,难道我不能随便改电 ...
    " c: Z9 n! O2 a: I( a. O# F( O6 `* D
    linesim我几乎没研究过,我也是刚开始学hyperlynx
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    7#
    发表于 2012-5-14 09:53 | 只看该作者
    Cadence 16版的SQ有BUS仿真功能,可以用来仿真DDRx,简单高效。

    该用户从未签到

    6#
    发表于 2012-5-14 09:41 | 只看该作者
    还说Hyperlynx操作简单,我看就是操作崩溃。。。。。。。。{:soso_e115:}

    该用户从未签到

    5#
    发表于 2012-5-14 09:35 | 只看该作者
    在linesim中怎么加一个我想要幅值的电压啊?我加一个电压软件却非要绑定到板子的net上,难道我不能随便改电压值么?
  • TA的每日心情
    开心
    2025-11-21 15:15
  • 签到天数: 28 天

    [LV.4]偶尔看看III

    4#
     楼主| 发表于 2012-5-12 13:13 | 只看该作者
    顶起,求解答,谢谢。
  • TA的每日心情
    开心
    2025-11-21 15:15
  • 签到天数: 28 天

    [LV.4]偶尔看看III

    3#
     楼主| 发表于 2012-5-11 21:01 | 只看该作者
    你的这个问题我也不知道,设置到timing model那一步的时候软件不是自动匹配了吗?目前为止我也是按它默认的来,这个文件我也没什么理解,不好意思。

    该用户从未签到

    2#
    发表于 2012-5-11 16:49 | 只看该作者
    timing models需要一个后缀名为。v的文件,请问一下这个文件是怎么生成的?还是需要手动编辑啊?# G- U) z% |/ s% g
    $ l3 z& G  r6 o+ [& E
    急,希望有做过的给指点一下,谢谢.
    - Z' b$ k9 y  w& u8 n  z$ R, Z
    0 c- {) M; Y/ A5 g' b2 U- R7 l3 k5 P/ O
    我刚刚用DDRx,有很多问题,希望能给些建议。
    * H+ S& g3 J5 Z- H* c, D) c1 |" i0 {, v8 n* G4 s4 }
    灰常感谢
    ( z; F9 v# p9 a
    " O# O$ d5 z. Y: [/ W& I2 }& v
    - V' n- @" T6 }; v
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-23 00:56 , Processed in 0.156250 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表