找回密码
 注册
关于网站域名变更的通知
查看: 562|回复: 3
打印 上一主题 下一主题

[Cadence Sigrity] 频率与阻抗关系怎么把控

[复制链接]
  • TA的每日心情
    开心
    2024-4-26 15:04
  • 签到天数: 207 天

    [LV.7]常住居民III

    跳转到指定楼层
    1#
    发表于 2023-5-16 08:43 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    在实际使用中发现,阻抗会受到频率的影响,50Ω的阻抗在1.6G左右的时候测得的阻抗是68Ω,在低频的时候阻抗是贴近50Ω的,在PCB阻抗控制时,怎样计算频率对阻抗的影响2 x- q# B- H; ~! J, o: `
  • TA的每日心情
    开心
    2024-10-17 15:51
  • 签到天数: 409 天

    [LV.9]以坛为家II

    推荐
    发表于 2023-5-16 14:52 | 只看该作者
    你的低频是多少频率,怎么会相差这么大,impedance只与trace C和L有关,L随频率一般不变化,主要是C随频率的变化,C随频率的变化也是trace 周围PP/Core DK随频率的变化导致的C变化,但是这个变化是很小的,不可能从68ohm到50ohm这么大的变化呀

    该用户从未签到

    2#
    发表于 2023-5-16 09:24 | 只看该作者
    一般只考虑50Ω,没有考虑各种频率段
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 13:14 , Processed in 0.140625 second(s), 25 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表