找回密码
 注册
关于网站域名变更的通知
查看: 927|回复: 9
打印 上一主题 下一主题

PCIE的PCB设计有什么要求?

[复制链接]
  • TA的每日心情
    奋斗
    2019-11-28 15:36
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2022-12-7 14:48 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    请教大家一下,就是PCIE在做PCB设计的时候有哪些要求,比如阻抗要求,间距要求,等长要求等,哪位大佬做过可以分享一下吗?* O& i. D# J$ V# |! Y
  • TA的每日心情
    开心
    2025-3-7 15:07
  • 签到天数: 456 天

    [LV.9]以坛为家II

    推荐
    发表于 2022-12-8 13:50 | 只看该作者
    FYR9 u9 ~. Z/ I0 C% _) ^( M2 ~8 u
    損耗其實是最大問題; Y" m8 ^: Y8 v3 e2 i0 z
    - P. C' Y) m3 `2 R/ C
    # J% _; f4 t; B3 ^

    擷取.JPG (42.74 KB, 下载次数: 10)

    擷取.JPG
  • TA的每日心情
    慵懒
    2025-11-7 15:19
  • 签到天数: 9 天

    [LV.3]偶尔看看II

    推荐
    发表于 2022-12-8 10:12 | 只看该作者
    看规范,PCIE3.0规范里面提到 为降低成本 FR4板材也可以用但里面有很多细节我懒得去翻,去看规范怎么讲得吧,间距要求规范没有说根据芯片设计要求,像英特尔 7H或以上间距,PCIE规范给的RX\TX组内skew误差几个ns,误差很宽一般情况下可无需等长,至于阻抗会出现85或100,因为有的板子层数多厚度固定导致阻抗很难控制所以多层板控制85,有的会做100,详细查看芯片手册。一般按85做比较常规,100也会有

    点评

    谢谢你的详细解答,让我对PCIE设计有了更多的认识  详情 回复 发表于 2022-12-12 10:34
    以上内容在PCIE规范均可查到,配合芯片设计要求更能确定如何设计。  详情 回复 发表于 2022-12-8 10:15
  • TA的每日心情
    开心
    2025-11-28 15:31
  • 签到天数: 321 天

    [LV.8]以坛为家I

    10#
    发表于 2023-2-13 14:23 | 只看该作者
    PCI Express (PCIe) PCB 設計有幾個必須考慮的要求,以確保正常的功能:5 Z' }! A0 N# U( |
    4 z; |, s) p5 u; c9 V
    信號完整性:PCIe 信號是高速信號,需要適當的路由和端接以防止信號衰減。
    7 s/ e5 y$ t/ F8 @4 H" W8 E6 C
    8 j1 n' T5 b$ z) @6 c6 x, ~* ^接地和供電:PCIe 卡需要清潔穩定的電源。 卡的正確接地和供電對於確保正確操作非常重要。5 r! Z; ~  K- K0 O" c7 Z

    8 ?$ F0 @( a7 t) z% Z參考平面:PCIe 信號必須以接地平面為參考,以最大限度地減少噪聲和串擾。& n6 q8 c/ `% v* ^6 F- y: C1 n

    2 [' ]+ v, @7 J8 q# [( p3 E, |0 v% c走線長度匹配:發送器和接收器之間的走線長度匹配對於保持信號完整性很重要。9 z! g' b! P( m; G+ s5 a
    " ?2 N( S# C( {1 \+ k, a; K
    通孔拼接:連接 PCB 不同層的通孔的放置方式應盡量減少對信號完整性的影響。
    ; Q: _: i: z5 e, n' [
    % L9 L6 z4 J; MPCB 疊層:應仔細規劃 PCB 疊層,以確保參考平面對齊,並且信號層和電源層分開以最大程度地減少串擾。: h$ h) C6 I, ^, }
    9 J% Z: q7 F) V) s; W
    組件放置:組件放置對於保持高速信號的完整性以及最大程度地減少噪聲和串擾的影響至關重要。
    7 n( v( I/ M$ f# b1 _1 q
    2 p! _8 Y$ `( T* [4 ]9 Y連接器放置:PCIe 連接器應放置在易於訪問的位置,並允許正確路由信號。

    该用户从未签到

    9#
    发表于 2022-12-13 09:32 | 只看该作者
    一般85欧姆阻抗 串容串阻做隔层参考 rx tx等长圆弧处理 对内2mil 绕线做5倍线宽 回流地孔打好 控制stub长度 和其他信号尽量分隔开
  • TA的每日心情
    奋斗
    2019-11-28 15:36
  • 签到天数: 2 天

    [LV.1]初来乍到

    8#
     楼主| 发表于 2022-12-12 10:34 | 只看该作者
    qawsedfffrr 发表于 2022-12-8 10:125 E! @5 Q+ x$ c
    看规范,PCIE3.0规范里面提到 为降低成本 FR4板材也可以用但里面有很多细节我懒得去翻,去看规范怎么讲得吧 ...
    1 K" M6 |$ l! G: E0 Z2 n  ~1 E1 M
    谢谢你的详细解答,让我对PCIE设计有了更多的认识, t! o- F8 |4 I$ u$ f4 @3 E

    该用户从未签到

    6#
    发表于 2022-12-8 10:56 | 只看该作者
    因为PCIE传输信号的额速度比较高,要根据高速数字信号的要求
  • TA的每日心情
    慵懒
    2025-11-7 15:19
  • 签到天数: 9 天

    [LV.3]偶尔看看II

    5#
    发表于 2022-12-8 10:15 | 只看该作者
    qawsedfffrr 发表于 2022-12-8 10:12
    2 E. G- g5 ]% A6 E( H2 E看规范,PCIE3.0规范里面提到 为降低成本 FR4板材也可以用但里面有很多细节我懒得去翻,去看规范怎么讲得吧 ...

    * l, I8 h. S/ P- a# ]4 S4 `以上内容在PCIE规范均可查到,配合芯片设计要求更能确定如何设计。
    " D% K; ]5 \9 N4 R- {; l+ {" q
  • TA的每日心情
    奋斗
    2019-11-28 15:36
  • 签到天数: 2 天

    [LV.1]初来乍到

    3#
     楼主| 发表于 2022-12-7 17:30 | 只看该作者
    Monet 发表于 2022-12-7 15:30$ g/ ~  L! C2 ?7 k6 m# V
    85欧姆差分阻抗,至少3倍间距,差分对内等长,RX/TX分组组内等长。暂时就想到这些

    ' X# m8 M# E, N0 @5 z% ]) \谢谢这位兄弟,以为除了USB其他差分都是100ohm阻抗
    6 o5 l( `; z% A. o# [: K, q! G4 X
  • TA的每日心情
    慵懒
    2025-11-27 15:18
  • 签到天数: 1079 天

    [LV.10]以坛为家III

    2#
    发表于 2022-12-7 15:30 | 只看该作者
    85欧姆差分阻抗,至少3倍间距,差分对内等长,RX/TX分组组内等长。暂时就想到这些

    点评

    谢谢这位兄弟,以为除了USB其他差分都是100ohm阻抗  详情 回复 发表于 2022-12-7 17:30
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-28 21:24 , Processed in 0.171875 second(s), 29 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表