找回密码
 注册
关于网站域名变更的通知
查看: 760|回复: 12
打印 上一主题 下一主题

以太网故障求解

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-11-21 23:12 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
千兆以太网TXD2与TXCK等长误差为60多mil,会造成什么样的以太网故障?! I: Q  F) D  ]4 X4 J9 }$ {
本人设计的开发板,千兆网ping通之后网速只有几kb/s,检查PCB后发现TXD2与TXCK等长误差为60多mil,会不会是因不等长引起的网速低?
: H& L' S7 I; P+ p; p

该用户从未签到

推荐
发表于 2022-11-24 08:35 | 只看该作者
RGMII 总线有2种协议,1.3 和2.0。
) g, h: e+ s# @% C0 p) t1.3协议要中CLK比数据线长2ns. - `, j, i: Q$ T% u6 Z
2.0的协议 PHY 和 MAC可以配置 这个2.0ns延迟。
5 R' a+ |: X$ B9 A8 a5 ^' c你第一步要弄懂 你的PHY 和 MAC中 有没有任意一个芯片打开了2ns延迟

点评

还有就是目前是工作在什么模式下,确定是工作在千兆模式下  详情 回复 发表于 2022-11-25 17:12
这个应该是主要原因,没见过用走线去做这个延迟的,1ns相当于10000多mils了,60多mils根本无关紧要  详情 回复 发表于 2022-11-25 17:10

该用户从未签到

推荐
发表于 2022-11-25 17:12 | 只看该作者
myiccdream 发表于 2022-11-24 08:35; u- U" a, b6 b# f5 e- ~& y
RGMII 总线有2种协议,1.3 和2.0。 6 O/ {" k& C! [+ t  r' U
1.3协议要中CLK比数据线长2ns. 8 k5 y# k/ I( P# p' G' b3 P9 R+ b
2.0的协议 PHY 和 MAC可以配置 这个2 ...

8 V$ T  [) ?5 d还有就是目前是工作在什么模式下,确定是工作在千兆模式下
/ A/ _! l) O6 @3 ~, ~! q

该用户从未签到

推荐
发表于 2022-11-25 17:10 | 只看该作者
myiccdream 发表于 2022-11-24 08:35
+ `0 _4 F( X0 w5 h4 E: uRGMII 总线有2种协议,1.3 和2.0。
* C: R! [/ N# M/ I1.3协议要中CLK比数据线长2ns.   T7 ^1 B- W5 p; M
2.0的协议 PHY 和 MAC可以配置 这个2 ...
' j2 G. a" y7 X
这个应该是主要原因,没见过用走线去做这个延迟的,1ns相当于10000多mils了,60多mils根本无关紧要
5 B* C) ]1 B! T) G! |1 D1 I( K

该用户从未签到

推荐
发表于 2022-11-24 10:14 | 只看该作者
因为是高速信号,所以在画板子的时候一定要有参考平面
  • TA的每日心情
    开心
    2024-4-29 15:07
  • 签到天数: 466 天

    [LV.9]以坛为家II

    13#
    发表于 2022-12-3 10:58 | 只看该作者
    ;P;P;P;P;P;P

    该用户从未签到

    12#
    发表于 2022-12-3 09:30 | 只看该作者
    365学PCB 发表于 2022-11-29 19:48, j; l$ z2 W8 u4 H8 K
    供电是3.3V信号幅值确实不满足,TXD0信号是这样的,怎么分析呢
    ! W1 o0 c  Q8 s$ g0 G' o9 F2 V. N
    看信号线上有没有RC,是不是太大了,如果没有的话把输出驱动能力调高点,很多芯片都是可调的

    该用户从未签到

    11#
     楼主| 发表于 2022-11-29 19:48 | 只看该作者
    本帖最后由 365学PCB 于 2022-11-29 19:50 编辑 1 c( v2 M' l# a
    6118zy 发表于 2022-11-29 09:19
    ( E8 V4 ^8 c! g" r最大才125M时钟,60mil可以忽略,建议测波形,看信号幅值和时序是否满足
    ( O; ~" ]+ r' Z1 v. \
    供电是3.3V信号幅值确实不满足,TXD0信号是这样的,怎么分析呢5 N# u: R; K  x/ M; S& _2 b# k/ F

    mac1-b2.jpg (24.54 KB, 下载次数: 5)

    mac1-b2.jpg

    点评

    看信号线上有没有RC,是不是太大了,如果没有的话把输出驱动能力调高点,很多芯片都是可调的  详情 回复 发表于 2022-12-3 09:30

    该用户从未签到

    10#
    发表于 2022-11-29 09:19 | 只看该作者
    最大才125M时钟,60mil可以忽略,建议测波形,看信号幅值和时序是否满足

    点评

    信号幅值确实不满足,TXD0信号是这样的,怎么分析呢  详情 回复 发表于 2022-11-29 19:48

    该用户从未签到

    9#
    发表于 2022-11-29 09:18 | 只看该作者
    taoyulon 发表于 2022-11-22 07:37; w5 y: g' j2 S, l5 v
    等长主要的目的是抗干扰,有干扰的情况下会对信号有很大影响

    : y" _8 g# O* E4 H2 h! W- P# i2 N等长的目的是等时5 U9 ?! r5 \6 ^1 ]2 t

    该用户从未签到

    4#
    发表于 2022-11-23 17:48 | 只看该作者
    跟不等长应该关系不大
  • TA的每日心情
    开心
    2024-4-29 15:07
  • 签到天数: 466 天

    [LV.9]以坛为家II

    3#
    发表于 2022-11-22 07:59 | 只看该作者
    :hug::hug::hug:
  • TA的每日心情

    2019-11-20 15:16
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2022-11-22 07:37 | 只看该作者
    等长主要的目的是抗干扰,有干扰的情况下会对信号有很大影响

    点评

    等长的目的是等时  详情 回复 发表于 2022-11-29 09:18
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 15:33 , Processed in 0.171875 second(s), 29 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表