找回密码
 注册
关于网站域名变更的通知
查看: 2989|回复: 3
打印 上一主题 下一主题

[仿真讨论] DDR2阻抗匹配问题,板子加工

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2011-9-23 17:06 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 congbupt 于 2011-9-26 11:15 编辑
4 l% w" x, H' U8 j4 O  W9 b% W
, o. C5 \# R# m& r2 {& R4 w  D小弟有个关于DDR2阻抗匹配的问题,想请教做板子的大牛。大家都知道,做DDR2的时候都加个源端端接电阻,通常有22欧或33欧的,这个根据仿真确定的。目前我见到两种形式,有点疑问,还请有经验的大神指导啊:* ?8 N' n9 G" R+ @$ A( H+ l

- W( A( i' ?" [$ q1 l( S1、见过没有加源端端接电阻的,他们说在加工板子的时候,让加工厂对单端线进行调整了,做成了50欧的匹配,这种方法可行吗?4 x( t% H* x1 j! f* R) ^& K3 G, N
# b( j* f/ s5 B9 O3 ]- u+ E
/ ?' M, \6 m) H' }8 Z6 G# |! ^
2、更常见的是加上源端端接电阻,那么以后加工板子的时候,单端线的阻抗还要匹配成50欧吗?就是要不要让工厂对这个线做50欧的匹配;! K# i/ J( ~1 p# @+ A

6 w+ ^" j5 G: ^* s$ }  `
: o  t9 e8 N5 I" J板子的整体阻抗50欧。

该用户从未签到

4#
发表于 2012-6-10 13:13 | 只看该作者
以上觀念都不正確 , 或多或少可能會出問題- K" d# f" Y2 O, N/ ~& \7 L3 E
1. 讓工廠做阻抗匹配的想法一開始就不對了, 阻抗匹配是要看系統 , 不是看把電阻擺前面或放後面. 放不同的位置這個阻抗都不一樣. 用戴維寧等效電路來看阻抗就可瞭解問題點.
+ S1 F' S( A- T3 j, e: H: s& M2. 因為上述問題 , 因此要掛載的終端電阻值也會因此而不同. 這還是要做 SI 分析才知道那個位置及那個數值的電阻最合適.
+ s+ _3 d6 q. d1 z
. C1 \- {: r( ]0 R# I% {7 {2 u加掛終端電阻會提告系統阻尼因數 , 波形會因此而減少震盪與反射 , 但加得太高 , 則訊號爬升緩慢 , 也不行.
; \& G+ g, c/ u$ r5 y6 \擺放得位置不對 , 造成輸出阻抗與負載阻抗不平衡 , 那就會形成反射 , 對訊號品質也是一個殺手.
  • TA的每日心情

    2025-11-21 15:00
  • 签到天数: 58 天

    [LV.5]常住居民I

    3#
    发表于 2011-9-26 11:39 | 只看该作者
    DDR2数据组有片载端接,可以软件设置成50、75、150R三种也就是传输线可以是75、50、150R与之相对应。其它没有保守点加串阻做源端端接。

    该用户从未签到

    2#
     楼主| 发表于 2011-9-26 11:16 | 只看该作者
    没人吗?自己顶一下,求高手!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 21:21 , Processed in 0.156250 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表