|
|
这个问题,小弟整过,说说自己的看法。
' Z8 |5 j) j8 V: U4 [6 F6 E首先,等长不是一个绝对的概念,一般都是把要求等长的线作为一组,组内各条线的长度差控制在一定范围内,对于DDRII的总线,我们一般要求100mil,当然能做到50mil最好。
4 c7 g: t& x _: s. HDDRII的总线:一般主要关注地址线,数据线,时钟线三组的等长
5 s( d8 w5 k/ y; {/ ]6 o4 c1,地址中,要包含bank选则的两到三根线,还有行地址和列地址的两根线;
' R% S; S5 r" L* r# _2,数据线,情况有点复杂,一般都是分成几组,和CPU数据宽度以及ram(x8,X16)有关,相应的DQS信号要和data线做等长;* m- d0 z, ~. O
3,时钟是差分线,这两根等长没有问题;至于时钟与地址组,数据组等长的问题,个人觉得不是很严格,一般也差不到哪儿去,等控制最好;, |( ?. A% j6 \: V# l
4,如果使用多片ram,要特别注意从cpu到ram的1对多走线方式,尤其是时钟,容易产生反射,推荐走Y型链接,CPU---过孔---各个RAM;
- _2 W" w5 e5 ^- J# t都是个人经验,做过一些,没有问题。
/ n2 d, _0 {) p! Q还有不明白的,自己多看看ram的芯片资料,也会有介绍。
, D. \ M/ @ Z8 \1 k3 I$ c |
|