找回密码
 注册
关于网站域名变更的通知
查看: 324|回复: 1
打印 上一主题 下一主题

基于改进DDS技术的FPGA数字调制器研究与实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-1-19 10:22 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
       DDS系统的核心是相位累加器,它由一个累加器和一个N位寄存器组成。在基准时钟控制下,频率控制字由累加器累加,以得到相应相位数据,而相位累加器的相位频率就是 DDS输出信号频率。相位调制器接收相位累加器的相位输出﹐主要用于信号的相位调制,其输出的数据作为查找表的相位取样地址。这样就可把存储在波形ROM内的波形抽样值(二进制编码)经查找表查出完成相位到幅值转换﹐再经DAC将数字量形式的波形幅值转换成所要求频率的模拟量形式信号,最后由低通滤波器将DAC输出的阶梯状波形平滑为所需的连续波形,即可得到由频率控制字决定连续变换输出的正弦波。! ?  b" t* T0 W( _- j- w% ]
" m# p2 A" i$ @: a! N5 F, ]. N

7 ?2 L/ u" o" A. m 基于改进DDS技术的FPGA数字调制器研究与实现.pdf (418.59 KB, 下载次数: 1)
0 s. [  ]( T( u. j4 `" A3 X  X/ H7 _, S- r3 G% @* Z' U% L

. W2 a7 J3 @. o9 z+ G* h
  • TA的每日心情
    开心
    2023-1-3 15:10
  • 签到天数: 2 天

    [LV.1]初来乍到

    2#
    发表于 2021-1-19 11:06 | 只看该作者
    谢谢楼主,拿走了
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-24 21:11 , Processed in 0.156250 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表