找回密码
 注册
关于网站域名变更的通知
查看: 2982|回复: 15
打印 上一主题 下一主题

单片机晶振上的电容的作用

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-3-8 21:06 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

这两个电容叫晶振的负载电容,分别接在晶振的两个脚上和对地的电容,一般在几十皮发。它会影响到晶振的谐振频率和输出幅度,一般订购晶振时候供货方会问你负载电容是多少。
7 Y, _! i% @! r晶振的负载电容=[(Cd*Cg)/(Cd+Cg)]+Cic+△C式中Cd,Cg为分别接在晶振的两个脚上和对地的电容,Cic(集成电路内部电容)+△C(
PCB上电容)经验值为3至5pf.
' O6 `8 S- O& v( g9 u2 k$ _. A各种逻辑芯片的晶振引脚可以等效为电容三点式振荡器. 晶振引脚的内部通常是一个反相器, 或者是奇数个反相器串联. 在晶振输出引脚 XO 和晶振输入引脚 XI 之间用一个电阻连接, 对于 CMOS 芯片通常是数 M 到数十 M 欧之间. 很多芯片的引脚内部已经包含了这个电阻, 引脚外部就不用接了. 这个电阻是为了使反相器在振荡初始时处与线性状态, 反相器就如同一个有很大增益的放大器, 以便于起振. 石英晶体也连接在晶振引脚的输入和输出之间, 等效为一个并联谐振回路, 振荡频率应该是石英晶体的并联谐振频率. 晶体旁边的两个电容接地, 实际上就是电容三点式电路的分压电容, 接地点就是分压点. 以接地点即分压点为参考点, 振荡引脚的输入和输出是反相的, 但从并联谐振回路即石英晶体两端来看, 形成一个正反馈以保证电路持续振荡. 在芯片设计时, 这两个电容就已经形成了, 一般是两个的容量相等, 容量大小依工艺和版图而不同, 但终归是比较小, 不一定适合很宽的频率范围. 外接时大约是数 PF 到数十 PF, 依频率和石英晶体的特性而定. 需要注意的是: 这两个电容串联的值是并联在谐振回路上的, 会影响振荡频率. 当两个电容量相等时, 反馈系数是 0.5, 一般是可以满足振荡条件的, 但如果不易起振或振荡不稳定可以减小输入端对地电容量, 而增加输出端的值以提高反馈量. 在这里不能画图, 不知道叙述是否清楚. 一般芯片的 Data sheet 上会有说明


, _/ l: r& S4 C7 Y9 T3 r( j, O8 u

该用户从未签到

14#
发表于 2013-8-18 00:43 | 只看该作者
liangjiatian 发表于 2013-6-24 11:10 ' N: |1 O* h: |" Q* k- A% h: k
这两个电容叫负载电容?  是叫匹配电容吧!   这个负载电容 值  是可以在规格书找到 通过它计算出两个匹配 ...

+ L; K8 Z# H. ], N* g对啊,赞同

该用户从未签到

13#
发表于 2013-7-17 20:34 | 只看该作者
学习下咯 受教
  • TA的每日心情
    开心
    2024-5-2 15:45
  • 签到天数: 1 天

    [LV.1]初来乍到

    12#
    发表于 2013-7-16 09:59 | 只看该作者
    学习咯!!

    该用户从未签到

    11#
    发表于 2013-6-24 11:10 | 只看该作者
    本帖最后由 liangjiatian 于 2013-6-24 11:13 编辑 : Q  u& Q5 _. ~2 ~$ q  [
    " J' i. s; l  ]$ g( L
    这两个电容叫负载电容?  是叫匹配电容吧!   这个负载电容 值  是可以在规格书找到 通过它计算出两个匹配电容。8 _* n1 U0 @4 Y, m/ L) O
      S' C0 Q' q0 c6 v: b' w
    晶体元件的负载电容是指在电路中跨接晶体两端的总的外界有效电容。是指晶振要正常震荡所需要的电容。一般外接电容,是为了使晶振两端的等效电容等于或接近负载电容。要求高的场合还要考虑ic输入端的对地电容。应用时一般在给出负载电容值附近调整可以得到精确频率。此电容的大小主要影响负载谐振频率和等效负载谐振电阻。
    1 V1 g; |1 _, V" G% Q. N4 ~' w! K: E
    晶振的负载电容=[(Cd*Cg)/(Cd+Cg)]+Cic+△C式中Cd,Cg为分别接在晶振的两个脚上和对地的电容,Cic(集成电路内部电容)+△C(PCB上电容).就是说负载电容15pf的话,两边个接27pf的差不多了,一般a为6.5~13.5pF
    7 M& O' h' I: E$ C9 T$ d- I4 Y& Z: F- M& P) l- j6 o, G

    ( G" b+ L9 Q6 D5 D设计考虑事项:
    3 |4 B9 g: G5 q: `& z, W; |+ b8 I* a' V
    1.使晶振、外部电容器(如果有)与 IC之间的信号线尽可能保持最短。当非常低的电流通过IC晶振振荡器时,如果线路太长,会使它对 EMC、ESD 与串扰产生非常敏感的影响。而且长线路还会给振荡器增加寄生电容。
    * u, i+ E/ Z, P, E. O6 k1 j8 G1 t
    2.尽可能将其它时钟线路与频繁切换的信号线路布置在远离晶振连接的位置。
    1 J( q* X2 J$ c9 `6 s/ F0 e2 m. _
    - p. J0 u% R0 H; ^0 E3 V' @3.当心晶振和地的走线 ; U* l6 L, `) f0 l; S! o+ h
    : P1 g6 P8 Q3 ^
    4.将晶振外壳接地
    - `6 x3 G- `6 {) P9 R
    - s8 Z# ]  [1 B% Y+ F9 o" Y* y. y4 }如果实际的负载电容配置不当,第一会引起线路参考频率的误差.另外如在发射接收电路上会使晶振的振荡幅度下降(不在峰点),影响混频信号的信号强度与信噪.

    点评

    支持!: 3.0
    支持!: 3
      发表于 2014-1-15 08:47

    该用户从未签到

    10#
    发表于 2013-6-3 08:28 | 只看该作者
    说的好
    - W. x  Z( u3 ~* W, o5 A

    该用户从未签到

    9#
    发表于 2013-5-29 13:13 | 只看该作者
    有些不算那么明白 但是还是支持楼主

    该用户从未签到

    8#
    发表于 2013-4-10 23:16 | 只看该作者
    不错

    该用户从未签到

    7#
    发表于 2013-4-10 21:24 | 只看该作者
    这个问题一直纠结,虽然看的不是太明白,还是支持一下!mark

    该用户从未签到

    6#
    发表于 2013-3-19 08:12 | 只看该作者
    楼主说的好,关注您

    该用户从未签到

    5#
    发表于 2013-3-15 16:00 | 只看该作者
    相当专业: }! V1 @  ^; y2 ]

    该用户从未签到

    4#
    发表于 2013-2-2 20:04 | 只看该作者
    不错!

    该用户从未签到

    3#
    发表于 2010-4-13 22:44 | 只看该作者
    说得好!

    该用户从未签到

    2#
    发表于 2010-3-10 09:20 | 只看该作者
    说得好!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-23 18:39 , Processed in 0.218750 second(s), 25 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表