找回密码
 注册
关于网站域名变更的通知
查看: 297|回复: 1
打印 上一主题 下一主题

掌握Jz2440_ARM芯片时钟体系

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-5 11:04 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
第001节_S3C2440时钟体系结构
; F9 C5 [/ M+ @, ^5 X. X% @- W

; F% Q9 ^2 M* {S3C2440是System On Chip(SOC),在芯片上不仅仅有CPU还有一堆外设。4 H  r! R" r* _5 S$ o
; a# A7 w4 ?6 Q5 o2 v0 `9 B
至于有哪些外设,可以查看参考手册。在S3C2440参考手册的第一章PRODUCT OVERVIEW里面有个BLOCK DIAGRAM图:5 {3 _# Y# |9 B
( ^; H  E: y8 `( U5 d4 x# B  k

+ a+ T# v& ~. A6 E  `% H: t2 D- o' b/ I8 s1 ~1 e
# Z) ~% A5 ]0 {) ]- }& O
可以把该图分为上中下三块,上面的是与CPU密切相关的,工作于FCLK;中间的一些对性能要求较高的设备,像LCD显示、相机等,在AHB BUS,H即为High,高速之意,工作于HCLK;下面的是一些对性能要求不那么高的低速设备,在APB BUS,P即为Peripheral之意,工作在PCLK。7 R' W5 k' S# M1 f

5 U5 e- N; s! N& v% U. a
/ i: D, Q" M! `( w# @# t
在参考手册的特性里介绍了S3C2440的工作频率,Fclk最高400MHz,Hclk最高136MHz,Pclk最高68MHz。
2 d) X* o# B4 B- K- V8 g& B0 S  a1 h/ @( x

$ S: f1 I- s  G5 _, p, o; |如何得到以上的三种时钟?
) u* n$ a$ P" _; o+ j
1 G/ b4 e1 d0 a3 G8 B' t2 }; R
# g! A9 ^" p8 G4 u& w6 Q5 L
游客,如果您要查看本帖隐藏内容请回复

0 N. Q$ T  B) I5 M# P  x' p7 e# g7 ~* z0 N: Z2 m) n

) I: R9 o5 {5 A
  T' o: s5 `* g* P
$ y0 y# r0 A& f* B0 _; w

该用户从未签到

2#
发表于 2019-7-5 17:56 | 只看该作者
研究一下,谢谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 21:24 , Processed in 0.171875 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表