找回密码
 注册
关于网站域名变更的通知
查看: 10121|回复: 24
打印 上一主题 下一主题

电容是放在晶振前面好还是后面好?

[复制链接]

该用户从未签到

跳转到指定楼层
#
发表于 2008-2-28 11:00 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
提个比较虾米的总题4 @( c! X3 ~! r6 i
& Z0 h5 _8 Y! E9 x& T+ m
比如说,在CLOCK芯片上都会有晶振,' E4 n2 Y+ X9 }
一般的做法都是从芯片出来先接电容,再接晶振,/ F7 o' f) E" g% I, p( ~
但是看INTEL的工板上是先接晶振,再后接电容,
0 S- \) }& g( m这个究竟有没有差别,2 f7 M% N- ~! v. Z7 T$ |' C
怎样做是比较好的?

评分

参与人数 1贡献 +2 收起 理由
pcb007 + 2 不错的问题

查看全部评分

该用户从未签到

24#
发表于 2008-9-23 17:32 | 只看该作者
一般问题不大

该用户从未签到

23#
发表于 2008-9-12 19:22 | 只看该作者
原帖由 libsuo 于 2008-4-17 08:52 发表 . P" e2 C/ k- f" B9 `
无源晶体的两个电容是作为晶体起振的配合负载使用的,并不是起滤波作用。没有这两个电容,晶体不能起振。
- w7 ^5 P# Z3 Z4 R6 L' |. g) e既然不是起滤波作用,不存在从晶体出去的信号比较好还是从电容出去的信号比较好。
" g/ P& Z$ Z7 \0 B个人观点认为震荡过程的 ...
$ `4 u' a5 N2 l. i* \% d
楼主说的应该是谐振器 不是发生器Generator 因此 LS应该是正解 呵呵

该用户从未签到

22#
发表于 2008-5-31 09:04 | 只看该作者
原帖由 wing 于 2008-2-28 14:43 发表 # [8 S+ w% N' s* I& @  @  d' b
电容是给晶振滤波的,所以应该靠近晶振的管脚放.
0 W6 U& |# m. l; H9 w4 r, r如果晶振摆放的很靠近芯片,也可以放在芯片和晶振的中间,但不要放要在芯片管脚的旁边.

6 `+ P( g; t. c! K+ p
4 A) B2 A  k- H1 f" g晶振的电容是频率补尝的作用,不要混为一体好不好!

该用户从未签到

21#
发表于 2008-5-19 16:31 | 只看该作者
还是先搞清楚前提吧,有点混乱。哈哈

该用户从未签到

20#
发表于 2008-5-19 08:54 | 只看该作者
xuexi  le

该用户从未签到

19#
发表于 2008-5-16 16:22 | 只看该作者
不好意思..刚才没看到上面的图...
0 b  o: g# t* H' F0 b3 U4 A是负载电容啊...跟滤波扯不上吧4 m( f3 S0 V& s5 K, A6 A
这个只需要靠近谐振器对应管脚就可以了吧
3 X8 n6 P- J0 x放里面外面没什么差别

该用户从未签到

18#
发表于 2008-5-16 16:18 | 只看该作者
有点乱....LZ说的是谐振器的负载电容还是晶振(有源晶振)的滤波电容
/ O, J  f0 J, B还是说是串在时钟线上的电容(隔直,滤低频)...
1 k3 o2 i( d2 c! N8 u负载电容我觉得靠近谐振器的对应脚放就可以了
; b/ D' u1 [( B  u+ z$ i+ E2 U晶振的滤波电容(电源)靠近晶振电源脚
- L' `  \' T" z串电容可靠近晶振

该用户从未签到

17#
发表于 2008-5-15 17:18 | 只看该作者
学习中!个人觉得LS说的很有道理!多谢!

该用户从未签到

16#
发表于 2008-4-17 08:52 | 只看该作者
无源晶体的两个电容是作为晶体起振的配合负载使用的,并不是起滤波作用。没有这两个电容,晶体不能起振。9 m6 E/ B$ O& e' a6 z1 Y
既然不是起滤波作用,不存在从晶体出去的信号比较好还是从电容出去的信号比较好。7 R) G' p/ M  g% O7 ?
个人观点认为震荡过程的信号从晶体出去比较好。为什么呢?电容在这里起负载作用,那么起振后的振荡电路总的来说在晶体处的信号是最原始的震荡信号,从这里连接到CPU管脚的距离最短,信号受其他因素影响的几率最小,电路工作更稳定。
. q+ H. K+ v" F8 n一家之言,不足为据。大家继续讨论。

该用户从未签到

15#
发表于 2008-4-17 00:01 | 只看该作者
学习了,PCB真是一门精细的工作

该用户从未签到

14#
发表于 2008-4-9 15:37 | 只看该作者
我一般是这么接的,不知道对不对.电容放在晶振的后面file:///C:/DOCUME%7E1/BLUEWA%7E1/LOCALS%7E1/Temp/moz-screenshot.jpg

晶振.jpg (597.24 KB, 下载次数: 42)

PCB里的截图

PCB里的截图

该用户从未签到

13#
发表于 2008-4-1 17:17 | 只看该作者
学习中,但是还是不知有完全确定的答案,是否是在不同的领域有不同的放置方法呢?

该用户从未签到

12#
发表于 2008-3-31 15:04 | 只看该作者
大姐~你看的哪个板是先接晶振再接电容的啊,发俺瞅瞅...我是一直电容在晶振跟芯片之间的...

该用户从未签到

11#
发表于 2008-3-28 11:07 | 只看该作者
原帖由 wing 于 2008-2-28 14:43 发表 7 Z0 `! u' a: f2 ^4 D  D
电容是给晶振滤波的,所以应该靠近晶振的管脚放.
$ m. N# N$ ?/ A* k* v1 j1 {如果晶振摆放的很靠近芯片,也可以放在芯片和晶振的中间,但不要放要在芯片管脚的旁边.
+ z* r1 {7 Z; m: @% ]$ W
滤波的是OSC,为有源晶振,LZ所得应该是CRYSTAL中的负载电容。
头像被屏蔽

该用户从未签到

10#
发表于 2008-3-28 10:31 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 20:07 , Processed in 0.187500 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表