找回密码
 注册
关于网站域名变更的通知
查看: 7305|回复: 16
打印 上一主题 下一主题

Allegro swap pin的问题

[复制链接]
  • TA的每日心情

    2020-4-15 15:20
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2019-1-6 22:59 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    ,原理图中用了一个40x2的库,封装为DIP80* _: }" e: b  H7 D. h
    PCB设计时为了走线方便连线时忽略了 这部分网表,连上后想通过PCB  export Logic网表 (4个文件 compView.dat,funcView.dat,netView.dat,pinView.dat)加上原理图的三个网表文件放一起,在原理图tool->Back annotate中 update sch,结果报错,,在修改原理图part里的pingroup为1后还是不行。3 Z* W) n# h+ }# s$ }& \/ u

      z  ]# m7 Z  t* h% x 6 F9 @+ W  ~9 |
    ( R5 {+ |' k+ G/ \; ]
  • TA的每日心情
    开心
    2023-3-3 15:09
  • 签到天数: 1 天

    [LV.1]初来乍到

    16#
    发表于 2023-8-1 10:36 | 只看该作者
    老哥我最近也遇到这个问题了,你最后解决了吗
  • TA的每日心情

    2020-4-15 15:20
  • 签到天数: 1 天

    [LV.1]初来乍到

    15#
     楼主| 发表于 2019-12-8 10:21 | 只看该作者
    有朋友说封装有封装把locked去掉,没试过

    该用户从未签到

    13#
    发表于 2019-1-8 23:54 来自手机 | 只看该作者
    小规模电路这么玩还行 大规模这样玩很容易出错 建议还是从原理图改好后导过去
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    12#
    发表于 2019-1-7 17:46 | 只看该作者
    有些器件的Vaule有斜杠或者是空格,这些非法字符最好不要用。5 Z$ N* p$ Y" |
    是在不行的话,建议你在原理图中改了导入到PCB中去。
  • TA的每日心情

    2020-4-15 15:20
  • 签到天数: 1 天

    [LV.1]初来乍到

    11#
     楼主| 发表于 2019-1-7 17:20 | 只看该作者
    dzkcool 发表于 2019-1-7 17:15
    % c1 b" L6 L: c6 A要把BRD和原理图传上来。
    * S2 P9 h5 T: u# h  P. D0 Z8 q
    发你了  d- v- c& @3 o/ F9 H9 z
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    10#
    发表于 2019-1-7 17:15 | 只看该作者
    要把BRD和原理图传上来。

    点评

    发你了  详情 回复 发表于 2019-1-7 17:20
  • TA的每日心情

    2020-4-15 15:20
  • 签到天数: 1 天

    [LV.1]初来乍到

    9#
     楼主| 发表于 2019-1-7 14:42 | 只看该作者
    dzkcool 发表于 2019-1-7 14:12
    , k3 `& p, j5 ?5 x这不是网络标号的问题,是DIP80和DIP32这两个器件没找到,方便的话把文件传上来看看吧。
    % ?) s* P# [3 U3 [
    PinSwap.rar (55.97 KB, 下载次数: 12) 1 o7 U! r' C6 l( P6 n
  • TA的每日心情

    2020-4-15 15:20
  • 签到天数: 1 天

    [LV.1]初来乍到

    8#
     楼主| 发表于 2019-1-7 14:40 | 只看该作者
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    7#
    发表于 2019-1-7 14:12 | 只看该作者
    这不是网络标号的问题,是DIP80和DIP32这两个器件没找到,方便的话把文件传上来看看吧。
  • TA的每日心情

    2020-4-15 15:20
  • 签到天数: 1 天

    [LV.1]初来乍到

    6#
     楼主| 发表于 2019-1-7 14:05 | 只看该作者
    dzkcool 发表于 2019-1-7 13:11" h5 x# A- E8 U0 t' }) c( L0 q
    不用啊,只要设置好brd文件即可。
    * j8 }( ^& X5 n( J! q
    把原理图生成的网表去掉,一样报错,是不是不能用网络标号,只能直接连的线才可以从PCB更新到SCH! H0 U' o, o; ?( x6 ^8 c3 P# [% w
    { Using PSTWRITER 16.6.0 d001Jan-07-2019 at 14:02:47 }
    $ s$ M5 Z! N) M2 }* t9 b, x* W, t* }" ^" z0 T
    INFO(ORCAP-36108): Starting the Swp file dumping process ...
    ! q  o% F, T! ~# t! I4 Q( ZLoading netlist files ...3 z1 I. ~$ u& @- J/ I  K  Q
    Loading... E:\MYPROJECT\CADENCE\804_A3P\A3P_SX72_MBOARD\PINSWAP/pstchip.dat4 q# a, Z7 H4 t9 y! _) F4 o1 s
    / S  h  o, {( {" [! K5 a
    Loading... E:\MYPROJECT\CADENCE\804_A3P\A3P_SX72_MBOARD\PINSWAP/pstxprt.dat
    5 R5 J' Y5 s# J0 z4 Z/ ?2 L
    % m* \& ?1 k$ M9 j$ kLoading... E:\MYPROJECT\CADENCE\804_A3P\A3P_SX72_MBOARD\PINSWAP/pstxnet.dat! u* D0 L7 C" \5 B: l
    packaging the design view...Loading physical design view ...Loading... E:\MYPROJECT\CADENCE\804_A3P\A3P_SX72_MBOARD\PINSWAP/funcview.dat$ T- d1 S2 G/ \  o" F; |4 \
    #549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=CONN SOCKET 40X2_2_DIP80_CONN S, regenerate the netlist to sync with Allegro board.
    ; ^. P7 p" {8 q7 _- K/ j9 K              ERROR(SPCODD-516): Line Number: 49 s4 ?& d7 {5 }4 A# {, Y+ U- ^  n
    #549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=CONN SOCKET 32_5_DIP32_CONN SOC, regenerate the netlist to sync with Allegro board.
    ( a: [+ ]; C2 D9 }2 o! v* S) r              ERROR(SPCODD-516): Line Number: 5
    , g% l( _( A  c7 Z5 Q2 u#549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=CONN SOCKET 32_5_DIP32_CONN SOC, regenerate the netlist to sync with Allegro board.
    / A1 \7 b4 r' j1 C8 m& I              ERROR(SPCODD-516): Line Number: 6/ F0 f0 m4 J  b- i
    #549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=CONN RCPT 40X2_1_DIP80_CONN RCP, regenerate the netlist to sync with Allegro board.' Z& B1 W! [6 K  }6 r/ M/ C" r
                  ERROR(SPCODD-516): Line Number: 7
    1 Z' s1 K) W, D7 G# @+ p( Z! S4 a#549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=CONN SOCKET 64X2/SM_2_DIP128_CO, regenerate the netlist to sync with Allegro board., Q% }& U) O1 l. R7 V
                  ERROR(SPCODD-516): Line Number: 8
    + p* V9 q; `8 d5 X1 [, {% N1 u#1 ERROR(ORCAP-36027): Unable to read physical netlist data.
    ) R6 u8 f3 v! ?) |9 `2 G#2 ERROR(ORCAP-36025): Aborting Swap file creation... Please correct the above errors and retry./ i' I& i9 m$ o7 u
    : V2 n( u( L& @, Y3 J
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    5#
    发表于 2019-1-7 13:11 | 只看该作者
    不用啊,只要设置好brd文件即可。
    2 i) y/ w; O& K. N3 o7 Z4 v ' Y4 g( J. ~5 D

    点评

    把原理图生成的网表去掉,一样报错,是不是不能用网络标号,只能直接连的线才可以从PCB更新到SCH { Using PSTWRITER 16.6.0 d001Jan-07-2019 at 14:02:47 } INFO(ORCAP-36108): Starting the Swp file dumping p  详情 回复 发表于 2019-1-7 14:05
  • TA的每日心情

    2020-4-15 15:20
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
     楼主| 发表于 2019-1-7 11:52 | 只看该作者
    dzkcool 发表于 2019-1-7 08:41. `$ q. x, a( {; `
    反标原理图只需要PCB输出的网表就好了,不用加上原理图的网表文件

    2 ?# \! x! i4 a# E2 Y( _1 d6 N网上的教程好像都要放一起一共7个& g1 f( _8 M& F: @( u$ i
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    3#
    发表于 2019-1-7 08:41 | 只看该作者
    反标原理图只需要PCB输出的网表就好了,不用加上原理图的网表文件

    点评

    网上的教程好像都要放一起一共7个  详情 回复 发表于 2019-1-7 11:52
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 23:50 , Processed in 0.171875 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表