TA的每日心情 | 开心 2019-11-19 15:19 |
|---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
3 l9 j# t( g: @SoC是采用IP复用技术的一种标准设计结构,在多功能电子产品中得到了广泛的应用。SoC的典型结构包括CPU、存储器、外围逻辑电路、多媒体数字信号编解码器和接口模块等。现在的SoC中,存储器通常占据整个芯片的大部分面积,并且可能包括各种类型的嵌入式存储器,如DRAM、SRAM及Flash存储器等,可满足不同的应用需要。目前SoC设计要求存储器的容量不断地增大,嵌入式存储器在SoC中所占的面积百分比也随之不断增加。另外,SoC的复杂度不断地提高而集成电路工艺尺寸在不断减小,这就导致嵌入式存储器的制造缺陷比例也不断地增加。因此嵌入式存储器的故障率对于SoC的总成品率的影响越来越大,而保证低故障率的关键是高效率和高故障覆盖率的嵌入式存储器测试方案。
8 K( E4 f c: W1 j0 f/ k$ ]& S$ B( v* x6 F5 s) Z$ p0 \0 G
在我国,集成电路测试及可测性设计,特别是存储器的测试研究相对国际上的研究比较落后。目前,我国自主研究的测试算法以及开发的测试设备还没有形成产业化,还不能与国际上先进的集成电路测试设备相抗衡。而近几年来,我国在集成电路领域加大了投入,集成电路产业也得到了长足的进步。
/ h7 F" h: }$ X6 k9 z9 a. q' m0 S2 A: v6 Y
集成电路测试也是一个知识密集型的高投入领域,一直是我国集成电路产业发展的制约因素。半导体工业成本发展的特点就是它的单位功能制造成本以每年平均25%~30%的比例下降,而测试成本却以每年平均10.5%的比例提高。随着集成电路复杂度的不断提高,为其设计的测试电路也越来越复杂,测试电路占用的芯片面积及设计制造成本也变得更高。
3 C, r6 y5 p$ V9 C7 i/ n
1 y/ D' g6 m) I. P" ?8 \本文对嵌入式存储器的测试及可测性设计进行研究总结,为我国存储器测试的研究以及集成电路测试产业的发展奠定坚实的技术基础。9 Y+ a, V1 m9 _. X, f2 }
$ g6 j* ^& r0 `) ?嵌入式存储器测试方法9 J' b. D; R( o
) f1 @/ c' f. f半导体存储器自20世纪60年代开始设计生产以来,在设计结构、产品的性能和存储的密度等各方面发生了巨大的变化,现在嵌入式存储器技术的发展已经取得了很大的成就,并被广泛应用于各类基于SoC芯片设计的电子产品中,已经成为大多数电子系统中必不可少的组成部分,在人们的生产生活中起到了举足轻重的作用。嵌入式存储器的测试方法主要包括以下三类:/ ?7 _- T" P _7 z" c0 v' D9 z
1 U3 Y2 |- i/ R% L6 d) q
存储器直接存取测试+ q Z g W9 V2 T* C, R4 D
. b+ U/ V& u& M
此类测试方法把嵌入式存储器部分从整个系统中分离出来,由专用的存储器测试电路连接到存储器接口上对嵌入式存储器进行测试,系统框图如图1所示。% S5 S2 n& f1 L2 M+ `: h
![]()
: ~ {2 J; Q" ]! K3 n图1 存储器直接存取测试专门设计的存储器接口电路仅在需要对存储器进行测试时才通过I/O多路选择器选择使用,并利用测试仪产生的存储器测试向量对存储器进行测试。因此这种测试方法可以从芯片的封装引脚直接对嵌入式存储器进行测试,也可以直接对存储器测试的逻辑状态和存储器运行的过程进行监控和测试,可以方便地实现嵌入式存储器的多种测试算法。但这种测试方法也存在不足之处,对存储器进行测试的测试向量需要串行化后才能通过I/O端口的多路选择器送入存储器接口电路,这样不仅增加了测试的复杂度,而且还增加了测试的时间。
; }2 X- Z9 L; ?% x6 g' A+ d
3 H1 n9 h Z# _: A9 x
' d# W2 o7 I5 d |
|