找回密码
 注册
关于网站域名变更的通知
查看: 4289|回复: 19
打印 上一主题 下一主题

RTL8211E时钟问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-8-27 20:36 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
RTL8211E测量clk只有65M,TXCLK和RXCLK都只有1.3M,这是什么情况,看规格书都没有这些频率,电源和其他地方都没什么问题,电路也是参考设计,大家有知道怎么回事的吗?/ g$ S$ y- z: k$ d( I* r5 ]8 U

8 I5 Z( [5 H; k7 [0 V+ k

该用户从未签到

推荐
发表于 2018-9-1 14:06 | 只看该作者
如果走RGMII, 那么根据1000/100/10M,不同的速率,时钟频率不一样, 如果走SGMII, 那么时钟一直是125M

该用户从未签到

推荐
发表于 2018-8-28 10:48 | 只看该作者
千兆以太网PHY芯片吧,遇到问题,先口中念叨一句:电源/时钟/复位。(1)电源先检查一下,电压都对不,时序对不对?(2)时钟,检查一下系统时钟对不对?一般而言有一个25M的晶体,或者一个125M COMS时钟的,可以量一量,对不对。(3)检查一下复位是不是已经拉高了,有没有一直被压着?(4)RGMII存在一个CLK和data之间有一个多少的延时来着?看是谁内部做,不要做重复了。data线的等长做了没?就看看相关连接了,变压器有没有虚焊?

点评

黄大神,终于看到你了,果然是专业的  详情 回复 发表于 2018-8-28 14:52

该用户从未签到

推荐
发表于 2018-8-31 09:00 | 只看该作者
适配过程中 T/R时钟是要跳变的,正常。但是一直跳来跳去说明适配不成功,看下是不是你MAC和PHY端RGMII的CLK-DATA的delay配置,就会导致边沿错开,数据无法解析。4 y/ B; R1 \$ x6 `  I/ N0 g
然后测试外部端口不要接同样的8211,接电脑测试,我记得貌似配置哪里不对,有同型号不能link的问题.
6 }& L. y' ?9 F# U4 ~有问题再反馈了,目前描述不够

该用户从未签到

19#
发表于 2023-3-30 22:15 | 只看该作者
kobekai 发表于 2023-3-30 21:55
/ g, c' a( M! K  ~) L% e/ e有遇到无法跑满千兆的问题嘛?发送有450m,接收有700M,找不到地方了
# s8 ]1 ^" N" \
我遇到过 你查查CPU的勘误表 有的CPU本身无法支持到千兆 CPU处理不过来 NXP有些工业和汽车级别的芯片就没法支持到千兆
- b1 Z# b. R* o) F
  • TA的每日心情
    无聊
    2024-6-18 15:26
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    18#
    发表于 2023-3-30 21:55 | 只看该作者
    有遇到无法跑满千兆的问题嘛?发送有450m,接收有700M,找不到地方了

    点评

    我遇到过 你查查CPU的勘误表 有的CPU本身无法支持到千兆 CPU处理不过来 NXP有些工业和汽车级别的芯片就没法支持到千兆  详情 回复 发表于 2023-3-30 22:15

    该用户从未签到

    17#
    发表于 2021-8-11 09:32 | 只看该作者
    频率最重要特别是1.05V,内置的电压输出不稳,建议用外置LDO电源比较好
    , [. @' M, _% I

    该用户从未签到

    16#
    发表于 2021-7-14 01:42 | 只看该作者
    电压对,时钟有25M,复位对,就查软件吧。这个芯片很稳了的,都要停产了

    该用户从未签到

    15#
    发表于 2021-7-6 15:15 | 只看该作者
    想有偿求指导

    该用户从未签到

    14#
    发表于 2021-7-6 12:01 | 只看该作者
    我在调试RTL8211的时候遇到了和您同样的问题,clk只有65M,TXCLK和RXCLK都只有1..25M,想问问您是怎么解决的呀

    该用户从未签到

    11#
    发表于 2018-8-30 13:25 | 只看该作者
    问题解决了吗?能否加个微信,有事请教

    该用户从未签到

    10#
    发表于 2018-8-29 12:58 | 只看该作者
    多说一句,1.05V供电这块,用万用表是没法测出问题的,如果是芯片自己产生1.05V的,可以考虑断掉输出端的电感,外接一个1.05V进来看看频率是否还跳变

    该用户从未签到

    9#
    发表于 2018-8-29 12:56 | 只看该作者
    查一下1.05V那块的电源布局布线,如果是用的芯片自身产生的1.05V,那么对VDDREG的布线要求非常高,先要够宽,电容要够大(10uF),电容离引脚要够近,如果外部供的1.05V,主要就是电源的跟随性要好

    该用户从未签到

    8#
    发表于 2018-8-29 10:28 | 只看该作者
    是不是在 进行网络自动适配啊,不专业的讲,PHY芯片应该会自适应外部网络速率,好久不搞网络了记不太清了

    该用户从未签到

    7#
     楼主| 发表于 2018-8-28 14:52 | 只看该作者
    bluskly 发表于 2018-8-28 10:48  M" a  e6 Y+ U# H0 q( }# [
    千兆以太网PHY芯片吧,遇到问题,先口中念叨一句:电源/时钟/复位。(1)电源先检查一下,电压都对不,时序 ...

    % p9 q9 ^, x2 @; w. R黄大神,终于看到你了,果然是专业的
    - _# @9 y* a0 w' ?1 f. d9 ?
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 21:27 , Processed in 0.156250 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表