找回密码
 注册
关于网站域名变更的通知
查看: 1685|回复: 11
打印 上一主题 下一主题

DDR breakout疑问

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2016-8-25 10:59 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
DDR扇出时,不知道breakout这段是否需要做等长?(唉,怎么上传不了图片。。。?)算了,不纠结这个细节,相信大家已get到我的疑问了吧,求大神解答。。。+ P7 Y* o- K, D, {& S
# b9 t$ e2 b+ }: Y; ^

该用户从未签到

12#
发表于 2016-9-29 16:51 | 只看该作者
通常点到点互连,breakout部分完全不需要做等长

该用户从未签到

11#
 楼主| 发表于 2016-9-22 14:55 | 只看该作者
liangkai520 发表于 2016-9-22 11:25
: b; }2 v; n9 h0 Y要做
2 Q/ l0 k1 |  y$ b0 R
谢谢解答,那您一般做多少误差?

该用户从未签到

9#
发表于 2016-9-13 16:13 | 只看该作者
MaxEnding 发表于 2016-8-26 09:17, K5 L, T  ^* l3 \! b' i
目前在做T型拓扑的时候,等长的设置我是直接CPU-DDR,pin-to-pin的这样设置等长规则,不知道分段是怎样设 ...
; S2 E* Y1 @4 e! q) ^2 `
我也想知道,谢谢4 x0 L) E% }" K$ W8 }$ v

该用户从未签到

8#
发表于 2016-9-13 16:09 | 只看该作者
啥是breakout?

该用户从未签到

7#
发表于 2016-8-30 19:16 | 只看该作者
主要还是看特殊信号PIN,尤其同步,T型结构,差分等都要等长,一般是这样!

该用户从未签到

6#
 楼主| 发表于 2016-8-26 09:18 | 只看该作者
MaxEnding 发表于 2016-8-26 09:17
- P; b9 ]) _! o& ^( x  P3 I, x9 {. K目前在做T型拓扑的时候,等长的设置我是直接CPU-DDR,pin-to-pin的这样设置等长规则,不知道分段是怎样设 ...
! _% g4 y8 O( {) n1 X
数据线都是pin-to-pin,就是地址和控制线不知道怎么设置规则?望解答
/ G4 Q! n/ ^8 @* i8 R

该用户从未签到

5#
 楼主| 发表于 2016-8-26 09:17 | 只看该作者
dzkcool 发表于 2016-8-26 09:11; W7 g, U- e' \, d
如果是T形分支,要考虑分支的等长,这时breakout那段可能就会要绕线了。

( C* D, z5 ?! b5 U; }0 g目前在做T型拓扑的时候,等长的设置我是直接CPU-DDR,pin-to-pin的这样设置等长规则,不知道分段是怎样设置?并且对Fly-by的走线方式,等长规则是怎样设置呢?

点评

我也想知道,谢谢  详情 回复 发表于 2016-9-13 16:13
数据线都是pin-to-pin,就是地址和控制线不知道怎么设置规则?望解答  详情 回复 发表于 2016-8-26 09:18
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    4#
    发表于 2016-8-26 09:11 | 只看该作者
    如果是T形分支,要考虑分支的等长,这时breakout那段可能就会要绕线了。

    点评

    目前在做T型拓扑的时候,等长的设置我是直接CPU-DDR,pin-to-pin的这样设置等长规则,不知道分段是怎样设置?并且对Fly-by的走线方式,等长规则是怎样设置呢?  详情 回复 发表于 2016-8-26 09:17

    该用户从未签到

    3#
     楼主| 发表于 2016-8-25 13:40 | 只看该作者
    chen6699 发表于 2016-8-25 12:24
    ; O8 u( n. }+ C4 j主芯片到ddr脚的同组信号长度尽量等长。
    + K) T+ u$ _2 U! \6 Q
    我想知道breakout那段需不需要做等长,感觉做的话,一是很麻烦,二是线在DDR焊盘间绕来绕去,线间易串扰和增加不良率。有看到别人的板子DDR breakout那段,几乎所有的数据同组都绕了,但不知道是出于怎样的考虑。。
  • TA的每日心情
    开心
    2022-6-15 15:43
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    2#
    发表于 2016-8-25 12:24 来自手机 | 只看该作者
    主芯片到ddr脚的同组信号长度尽量等长。

    点评

    我想知道breakout那段需不需要做等长,感觉做的话,一是很麻烦,二是线在DDR焊盘间绕来绕去,线间易串扰和增加不良率。有看到别人的板子DDR breakout那段,几乎所有的数据同组都绕了,但不知道是出于怎样的考虑。。  详情 回复 发表于 2016-8-25 13:40
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 22:53 , Processed in 0.156250 second(s), 25 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表