找回密码
 注册
关于网站域名变更的通知
查看: 3062|回复: 5
打印 上一主题 下一主题

时钟上升沿来之后的保持时间是不是与时钟有关系?与时钟信号的歪斜有关系吗?

[复制链接]
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    #
    发表于 2007-12-25 17:10 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    在时钟上升沿来之前数据要与哦一段建立时间( ^& ]& l- F9 P) W) G1 u; d
    在时钟上升沿来之后还要有一段保持时间) D3 x8 Y" g# `. U! _
    那么时钟上升沿来之后的保持时间是不是与时钟有关系?与时钟信号的歪斜有关系吗?" P9 @( L9 B% Z; P* e. ]( A' Q+ v
    最小的保持时间是如何定的呢?还有就是建立时间是如何定的呢?

    该用户从未签到

    5#
    发表于 2008-5-1 11:55 | 只看该作者
    很详细,回去在研究下

    该用户从未签到

    4#
    发表于 2008-1-30 17:21 | 只看该作者
    很详细,就是图看不到,什么百度用户交流使用。。。
    changxk0375 该用户已被删除
    3#
    发表于 2008-1-8 21:55 | 只看该作者
    提示: 作者被禁止或删除 内容自动屏蔽

    该用户从未签到

    2#
    发表于 2007-12-26 22:28 | 只看该作者
    不记得在哪弄来的了.一直在电脑里,也没认真看这.今天也顺带补一下

    该用户从未签到

    1#
    发表于 2007-12-26 22:26 | 只看该作者
    建立时间:决定了触发器之间的组合逻辑的最大延迟1 I- x- L7 R/ K7 h) N. U1 B. }8 `% x  K
    保持时间:决定了触发器之间的组合逻辑的最小延迟2 h4 C; n; a* r" K3 A$ R/ i
    $ |! k% G$ u0 V6 C7 I1 [+ V
    只有满足了这两个条件触发器的值才会和你希望的一样

    % m+ p  a6 ?( J# e2 T
    & ]% U5 L. j! F) }7 n3 G建立时间:触发器在时钟沿来到前,其数据输入端的数据必须保持不变的时间;
    + I' u1 V  H# {保持时间:触发器在时钟沿来到后,其数据输入端的数据必须保持不变的时间" D1 E4 l7 K+ E; z8 o

    4 `) r& ]* K$ K7 y" Q因为触发器内部数据的形成是需要一定的时间的,如果不满足建立和保持时间,触发器将进入亚稳态,进入亚稳态后触发器的输出将不稳定,在0和1之间变化,这时需要经过一个恢复时间,其输出才能稳定,但稳定后的值并不一定是你的输入值。这就是为什么要用两级触发器来同步异步输入信号。这样做可以防止由于异步输入信号对于本级时钟可能不满足建立保持时间而使本级触发器产生的亚稳态传播到后面逻辑中,导致亚稳态的传播。两级触发器可防止亚稳态传播的原理:假设第一级触发器的输入不满足其建立保持时间,它在第一个脉冲沿到来后输出的数据就为亚稳态,那么在下一个脉冲沿到来之前,其输出的亚稳态数据在一段恢复时间后必须稳定下来,而且稳定的数据必须满足第二级触发器的建立时间,如果都满足了,在下一个脉冲沿到来时,第二级触发器将不会出现亚稳态,因为其输入端的数据满足其建立保持时间。同步器有效的条件:第一级触发器进入亚稳态后的恢复时间 + 第二级触发器的建立时间 < = 时钟周期。

    $ `; z$ @) v# u9 T8 I- T
    " g9 s5 l$ V! F6 ]" Z2 h& ~7 ]! G0 a/ P- n5 E& y

    : z- u, Y# \5 ]
    " {. K* h4 i* [( g
    2 o! @8 c. w9 [- n1、setup time的意义:为什么Data需要在Clock到达之前到达?5 p7 t/ i, W4 Q" `9 [+ x" d- \! D% i
          其实在实际的问题中,setup time并不一定是大于零的,因为Clock到达时刻并不等同于latch的传输门A关闭的时刻(更何况这种关闭并不是绝对的和瞬间完成的),这之间有一个未知的延迟时间。) C1 q+ I/ g! s7 A, z% L  G! s
          为使问题简化,假设Clock的到达时刻为传输门A关闭、传输们B打开的时刻。如果Data没有在这之前足够早的时刻到达,那么很有可能内部的feedback线路上的电压还没有达到足够使得inv1翻转的地步(因为inv0有延时,Data有slope,传输门B打开后原来的Q值将通过inv2迫使feedback保持原来的值)。如果这种竞争的情况发生,Q的旧值将有可能获胜,使Q不能够寄存住正确的Data值;当然如果feedback上的电压已经达到了足够大的程度也有可能在竞争中取胜,使得Q能够正确输出。3 m9 Y6 O* }+ a) B
          如果inv0、inv1和inv2的延时较大(Data的变化影响feedback和Q的时间越长),那么为了保证正确性就需要更大的setup time。所以在实际测量setup time的时候,需要选取工艺中最慢的corner进行仿真测量。7 U4 V. T6 q/ I0 N4 S
    2、、hold time的意义:为什么Data在Clock到达之后仍然要保持一段时间?
    $ I  G" s2 J* a3 @% l/ S& f& ]1 z      和setup time的情况不一样,因为Clock到达时刻并不等同于latch的传输门A完全关闭的时刻。所以如果Data没有在Clock到达之后保持足够长的时间,那么很有可能在传输门A完全关闭之前Data就已经变化了,并且引起了feedback的变化。如果这种变化足够大、时间足够长的话,很有可能将feedback从原本正确的低电压拉到较高电压的电压。甚至如果这种错误足够剧烈,导致了inv1和inv2组成的keeper发生了翻转,从而彻底改变了Q的正确值,就会导致输出不正确。当然,如果这种错误电压不是足够大到能够改变keeper的值,就不会影响到Q的正确输出。
    2 a4 k6 R# _% L      如果inv0、inv1和inv2的延时较小(Data的变化影响feedback和Q的时间越短),那么为了保证正确性,就需要更大的hold time。所以在实际测量hold time的时候,需要选取工艺中最快的corner进行仿真测量。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 21:09 , Processed in 0.156250 second(s), 25 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表