找回密码
 注册
关于网站域名变更的通知
查看: 581|回复: 10
打印 上一主题 下一主题

关于中间相邻信号层走高速信号线的问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-10-4 20:20 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
一块六层板的层叠结构是top、power、singnal2、singnal3、gnd、bottom
8 C! I3 |! a' \' z+ ODDR2的数据线有人推荐我走在中间的信号层,但是走在中间的信号层不同组之间必然会有交叉和重叠,而这两层之间FR4只有8MIL  不会串扰很严重么?
0 c/ c0 S/ e, e* i' W0 L5 r& O( P- j: O. s

该用户从未签到

11#
发表于 2015-10-15 10:11 | 只看该作者
对于高速板8mil已经很宽了,走内层问题不大, 两层走线尽量不要重叠,尽量呈垂直或者斜角走线。以前老的上网本和山寨平板大多都是6层。

该用户从未签到

10#
发表于 2015-10-9 10:41 | 只看该作者
飞扬PCB 发表于 2015-10-5 12:29
+ |: r, O  e) t5 c9 G/ B) U, a: J8 _没有什么纠结的,信号没那么脆,注意点间距就可以了
) F( `( ]. g2 V( y又是不能走外层,那些四层板的PC主板怎么办
' |5 K8 L4 i) S6 E( L- }' A
學習6 d; Q# t1 Z- s1 s

该用户从未签到

9#
发表于 2015-10-8 09:07 | 只看该作者
飞扬PCB 发表于 2015-10-5 12:29- R5 d0 ^+ M- |: j
没有什么纠结的,信号没那么脆,注意点间距就可以了' c/ @1 E9 _8 P; ^5 L4 {5 y1 }1 d* ?- l
又是不能走外层,那些四层板的PC主板怎么办

6 J" ~$ b, H- k* x$ N學習- F% d$ b' L$ s/ E  F
  • TA的每日心情

    2020-7-21 15:38
  • 签到天数: 21 天

    [LV.4]偶尔看看III

    8#
    发表于 2015-10-7 13:16 | 只看该作者
    怎么会只有8mil呢,你板厚多少?

    该用户从未签到

    7#
    发表于 2015-10-7 12:05 | 只看该作者
    肯定会有,是否严重要测试才知道。可以依据板厚做优化,S2-S3之间的介质厚度要大于2倍S2-POWER/S3-GND的介质厚度

    该用户从未签到

    6#
    发表于 2015-10-6 21:21 | 只看该作者
    FelixPan 发表于 2015-10-4 20:41
    ( L" \) [0 `0 d7 }是的   所以我觉得可能把一部分数据线走在BOTTOM会好一些,但走在外层的抗干扰能力又会差些,所以比较纠 ...
    % E: f! ^$ b+ a9 m
    不要认为信号在外层就干扰大,当然,还是要考虑信号完整性的问题

    该用户从未签到

    5#
     楼主| 发表于 2015-10-5 12:50 | 只看该作者
    飞扬PCB 发表于 2015-10-5 12:29  z* r# d/ {; P
    没有什么纠结的,信号没那么脆,注意点间距就可以了2 I  w1 B5 }% c' z
    又是不能走外层,那些四层板的PC主板怎么办
    - w" ^1 E1 l5 }: ]: H
    说的在理   学习了
      F3 d; B  J2 z, Q! y4 Q- {, B+ m  [+ r: O+ X

    该用户从未签到

    4#
    发表于 2015-10-5 12:29 | 只看该作者
    FelixPan 发表于 2015-10-4 20:41
    5 [$ H# I! f# t- ]* ], V- g; `是的   所以我觉得可能把一部分数据线走在BOTTOM会好一些,但走在外层的抗干扰能力又会差些,所以比较纠 ...
      V" v  H& c: O5 V% G) U6 V
    没有什么纠结的,信号没那么脆,注意点间距就可以了2 O5 A4 p9 ^' ^* }. E/ ?5 I/ h$ \
    又是不能走外层,那些四层板的PC主板怎么办
    7 w6 @/ [+ E9 C9 J; T

    点评

    學習  详情 回复 发表于 2015-10-9 10:41
    學習  详情 回复 发表于 2015-10-8 09:07
    说的在理 学习了  详情 回复 发表于 2015-10-5 12:50

    该用户从未签到

    3#
     楼主| 发表于 2015-10-4 20:41 | 只看该作者
    菩提老树 发表于 2015-10-4 20:32
    # A  @& I  c; r- l会比较严重。要慎重!
    ' N* I! k  b. S
    是的   所以我觉得可能把一部分数据线走在BOTTOM会好一些,但走在外层的抗干扰能力又会差些,所以比较纠结
    5 N5 x6 ?& T) R+ u3 [: }
    , d# t# m9 x9 u# w$ P$ {7 v7 _

    点评

    不要认为信号在外层就干扰大,当然,还是要考虑信号完整性的问题  详情 回复 发表于 2015-10-6 21:21
    没有什么纠结的,信号没那么脆,注意点间距就可以了 又是不能走外层,那些四层板的PC主板怎么办  详情 回复 发表于 2015-10-5 12:29

    该用户从未签到

    2#
    发表于 2015-10-4 20:32 | 只看该作者
    会比较严重。要慎重!

    点评

    是的 所以我觉得可能把一部分数据线走在BOTTOM会好一些,但走在外层的抗干扰能力又会差些,所以比较纠结  详情 回复 发表于 2015-10-4 20:41
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-28 22:34 , Processed in 0.156250 second(s), 25 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表